/ H( F% u+ ]! |* x5 k9 N6 \! i # E# m. b. ~% M0 S, I( g" Y, N. d $ R3 K3 f; F ?' P1 c5 p' \设计并实现了一种基于FPGA的视频显示系统,包括视频图像采集、处理和显示3个部分。视频图像采集部分能够接收与ITU-R BT.656标准兼容的YCrCb 4:2:2视频数据流,视频图像处理部分利用乒乓缓存技术实现了视频图像数据的高速缓存,视频图像显示部分能够输出标准VGA格式的视频图像。采用Al-tera的CycloneⅡEP2C70作为主要处理芯片,各个功能模块均用Verilog HDL实现,获得了较好的图像采集和显示效果。7 E3 w3 J# f- w- h