|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
altium designer DRC规则英文对照
9 g9 k/ @7 |9 @- G/ ] \7 h( L! k! R( Z- K
DRC 规则英文对照Ⅰ:Error Reporting 错误报告
' C k$ o Z4 w. y8 s7 T+ |9 i6 B$ ]
A:Violations Associated with Buses 有关总线电气错误的各类型(共12项)
- ?; J/ p7 Z1 j
: D6 \; l) R4 g; j◆bus indices out of range 总线分支索引超出范围
: ~' W0 }+ j) X
/ o- I# ^' a4 C r8 t◆Bus range syntax errors 总线范围的语法错误2 G+ `; l3 m. Q! W" ^( i3 O' @
0 z" v$ D, c, k5 e◆Illegal bus range values 非法的总线范围值1 v- \: X4 ~1 B o1 F7 ?2 G
: l; M8 J0 h/ o7 {! X. N/ q◆Illegal bus definitions 定义的总线非法
/ N2 q, w; U; o3 f _1 b$ x E3 f; U9 m+ Z+ ^2 o) A; B0 f
◆Mismatched bus label ordering 总线分支网络标号错误排序 . L& u y; H/ O7 j( Q5 R% I1 I
) S( V$ p( M3 r8 ^0 C( }◆Mismatched bus/wire object on wire/bus 总线/导线错误的连接导线/总线 # k2 e5 L+ a# ?, H/ a5 L- s
7 B9 i. i0 N" m# Q, U: m: u
◆Mismatched bus widths 总线宽度错误 0 @' {* z) t: a1 `3 s
8 ^- ^3 L7 _* d0 y- v◆Mismatched bus section index ordering 总线范围值表达错误 5 s2 N( J; y, d [; h6 ]
$ d2 ]6 j# c2 u3 R
◆Mismatched electrical types on bus 总线上错误的电气类型 I9 C$ K( q* Q
. y; a! P E. @◆Mismatched generics on bus (first index) 总线范围值的首位错误 9 }$ j3 {0 ]/ N/ ^! a+ }7 e
3 A. T# T5 W+ x3 U Z- O0 v◆Mismatched generics on bus (second index) 总线范围值末位错误
+ i: l7 @* A f8 ?1 b
: D# ]& K" |6 t) W6 S◆Mixed generics and numeric bus labeling 总线命名规则错误
1 E# T6 n* b8 Q' G0 w; j# a2 z$ I. i/ u
- k7 M& k3 v: J& ?D:violations associated with nets 有关网络电气错误(共19项) % V Z( P$ s1 S- q
' ?8 F$ K/ @- y7 @' D- m6 @( W
1、adding hidden net to sheet 原理图中出现隐藏网络 2 q" N$ N3 K; S, h" O0 M
& L0 N H. T+ ~# ]. W* X8 ]' O
2、adding items from hidden net to net 在隐藏网络中添加对象到已有网络中 + F: }' Q# e* W4 {( s+ V6 M7 I
; \& A! ~' g" O6 f( `* e4 T5 T" \% H
3、auto-assigned ports to device pins 自动分配端口到设备引脚 - E: E- {$ l' h' i9 }1 J9 n
; l n$ p7 E- T4、duplicate nets 原理图中出现重名的网络
9 W* q9 t y3 K( X) ^9 T, p7 y* m a b
5、floating net labels 原理图中有悬空的网络标签 . l) N$ Q: ]# `- j( i
* ?+ p; z$ p) C% H$ A6、global power-objects scope changes 全局的电源符号错误
+ A0 n9 Y+ w! E: _( O0 l& h% @$ u P" b" M" F
7、net parameters with no name 网络属性中缺少名称 E9 }. q9 {. {' J( i) k Z, p9 m
$ V, E' X: J6 u5 s) I& |9 o
8、net parameters with no value 网络属性中缺少赋值 ! M8 ]4 L) W& r: L6 k# R# ~; I
+ g1 k' M/ k+ |. }! k9、nets containing floating input pins 网络包括悬空的输入引脚 ; I4 U6 m6 ~0 y: O4 {7 `* d
' _. E9 I" V0 h& g. W' H' _10、nets with multiple names 同一个网络被附加多个网络名 5 u- A) b, {$ P; D' b& K
8 }6 ^" R4 h& @& Q11、nets with no driving source 网络中无驱动源 7 K" R4 J# M7 o: h4 Y8 j3 V9 e
( N2 G3 Z$ {/ M" S8 j
12、nets with only one pin 网络只连接一个引脚
6 L* _( M. ]$ Y9 M$ R+ q. r! F$ y' G' D; h% C' H- L" v
13、nets with possible connection problems 网络可能有连接上的错误 . O) ^+ e, p4 Z' I. N; h F% ?& S* x4 E
* h% g$ G: u( r; w6 a14、signals with multiple drivers 重复的驱动信号 ! s4 s w3 l; Z) V! A9 ~7 m3 N$ B+ z
# g. ^) a& F: i2 i n2 l+ t
15、sheets containing duplicate ports 原理图中包含重复的端口
8 E# s( ^1 t; B6 a1 D" M5 ~9 M$ s; e# }7 I) j+ W$ s
16、signals with load 信号无负载
$ W; v3 K# L9 |5 z# B. P3 a& _. X1 ?3 W4 @) N* n1 j; g( S: U
17、signals with drivers 信号无驱动 8 ^% ?2 ]0 e7 ^5 O# U- [% j
+ T/ f- m! T2 H3 Z. Y3 K% R, v
18、unconnected objects in net 网络中的元件出现未连接对象 - _: q- n6 n* U+ M3 }
- V, r) v! U# N ^
19、unconnected wires 原理图中有没连接的导线
$ ^- E7 r' A9 f7 \; W3 g8 u5 m! t- Z5 G1 o
E:Violations associated with others有关原理图的各种类型的错误(3项)
, M+ K' d, s/ o- c& ]4 c) J8 V0 F: n5 O
" h- W: }! I; q+ Z: ^6 I1、No Error 无错误
! j: |# N. J% P8 @- `5 ~. Z; a! u
5 }0 n$ I3 M! e4 h0 E. l' f2、Object not completely within sheet boundaries 原理图中的对象超出了图纸边框
+ u @0 x E" m3 t; V, Q
5 n: f! ~1 K ]9 M7 p N4 _! ?) U3、Off-grid object原理图中的对象不在格点位置
6 t6 p$ _/ q1 x7 p' ]
; n6 K2 ~" Y! w& o# X; F
; b( ~% W* F G% n. F) J) NF:Violations associated with parameters 有关参数错误的各种类型 4 D5 W" ?& G5 `3 }$ ]; a9 N* n6 K
$ m5 D; N2 U h
1、same parameter containing different types 相同的参数出现在不同的模型中
4 y. J* i& f1 g+ b+ O7 Q
1 N* Y' B. ]6 [& L" C0 M5 h, Vsame parameter containing different values 相同的参数出现了不同的取值 - Z9 t/ L5 R% v; h- U
" h. n9 o+ N! \: M3 M' s8 K& J
Ⅱ、Comparator 规则比较 / o. j0 O. r# w1 [# N# l9 {" A) E; }
( z' i1 o% `$ c- Z7 C, p
A:Differences associated with components 原理图和PCB上有关的不同(共16项) ' Y, Z& f0 {: j& q- [
0 y# Y1 J ~9 V' P% @
◆Changed channel class name 通道类名称变化0 w6 d" O& p9 V; a
: ^4 G9 w b" V* m7 V2 i! b
◆Changed component class name 元件类名称变化
/ L! _* | |- x# t0 x% B/ F/ i) ?& E1 x9 m3 R
◆Changed net class name 网络类名称变化7 m( D, [/ `7 v5 U5 H
8 F1 B3 \6 C/ o4 H8 G9 \' n◆Changed room definitions 区域定义的变化. A+ N4 \# x& H/ Q6 }/ g
" S6 A7 O& M- w: E- X5 |◆Changed Rule 设计规则的变化
{1 P: J9 m( l7 }
) B% {1 X/ f0 ?# A0 K2 i5 f+ G◆Channel classes with extra members 通道类出现了多余的成员 9 `! ~1 }1 T4 Y( C3 h, X
; Q( o; k9 P4 c) s) R
◆Component classes with extra members 元件类出现了多余的成员 }) |% X% c* w. L- F
, l9 g& p3 n. A; Z- W6 s◆Difference component 元件出现不同的描述 9 m& n- t5 R9 o R/ F
' d) P$ Q- p! l" s U' n◆Different designators 元件标示的改变 ! }, {% M& s7 N2 w& |8 s
/ N- d! s& i1 A. Q* t
◆Different library references 出现不同的元件参考库 $ Q+ b' w3 A! b2 y- z1 Z' p H2 _
2 v2 F, Y7 C% ~1 H◆Different types 出现不同的标准
1 `: p5 F' g8 j. z) x9 Q9 e5 a" s" f
◆Different footprints 元件封装的改变 " I. g# F- M' \" ?7 P6 V" N
; l9 `* j+ P7 R2 I; ~◆Extra channel classes 多余的通道类
" d) J% m6 ~! f4 k) O$ N
% C' V5 V: M# |. S; K◆Extra component classes 多余的元件类4 ]. t& U3 s: I" H+ b# u. {6 O
. p9 ^4 r0 _9 v/ Q4 t
◆Extra component 多余的元件 ( P8 A: F( O+ y/ W: u" G: K2 O& _
& `- N: r$ [5 O+ \% f
◆ Extra room definitions 多余的区域定义6 \4 r) u, @* z4 t" K
8 O0 | p/ f' T) f
% r; p3 h- x, s% Y! }2 `
. Z; j0 M3 ]* \' Z. R8 s8 R% [Ⅱ、Comparator 规则比较
% R. y: O9 U2 S# A$ F1 v d* l
0 b0 a' R# c$ A2 a" L: ~+ |A:Differences associated with components 原理图和PCB上有关的不同(共16项)
6 V" W+ L: |8 z$ h; Q( R
% k" D7 d% [ j8 U0 @2 `; ?* T+ p◆Changed channel class name 通道类名称变化
- z# [/ q; S, O3 O6 s/ I% h% G8 e
◆Changed component class name 元件类名称变化
' w, V- T3 C6 j% @( S; ?) S9 {6 y0 K8 [0 v5 W- Y/ |
◆Changed net class name 网络类名称变化0 ^% d$ D% s. H
1 q: I! I. R& F◆Changed room definitions 区域定义的变化6 m3 H, n) c- y( N3 m m' n
. F8 X( V3 m3 E6 g& _◆Changed Rule 设计规则的变化
5 d2 ?! o0 Z( X8 [, Y; n w# @* @$ z- [
◆Channel classes with extra members 通道类出现了多余的成员 " L8 A+ \2 l( p% `- f
$ F3 A+ l D* W9 [) I+ y/ d
◆Component classes with extra members 元件类出现了多余的成员 3 w6 W- B* x0 {2 W0 Z5 d1 k- ?
' x4 K# h2 ~6 D+ ~
◆Difference component 元件出现不同的描述 2 Q5 Z; j. ^, s8 F9 J
! S; D+ u' K) L: b4 u
◆Different designators 元件标示的改变 % @+ A8 ?: L6 `7 i/ N' e
% p( {$ y! o" z0 I6 q6 A
◆Different library references 出现不同的元件参考库
0 G Y( d$ L0 N9 Y
( x4 M* \3 F* j◆Different types 出现不同的标准
1 h( @3 O* q) r, A' E( ^, Z( \; e$ `, k% Y9 Z3 F, B
◆Different footprints 元件封装的改变 + T6 k u: J' E
3 d, v- W% G9 V. ~7 _% D
◆Extra channel classes 多余的通道类
: Q+ E& `6 c7 c* D+ b4 Z
( h& R+ ~( p. }- M◆Extra component classes 多余的元件类# ?8 h# N$ R3 O
3 U! D' E, y/ U& v s% S4 m
◆Extra component 多余的元件 $ P& m/ Y; l" z/ \# {( v
, J7 X$ Y- f, H8 y◆ Extra room definitions 多余的区域定义) V% U, I* P, {( I, R: Q( j5 r
0 q* g8 }: ~5 s& R) ?7 P$ Z
0 R6 f! e, v# EB:Differences associated with nets 原理图和PCB上有关网络不同(共6项)
7 r# I) t. l- E
( U5 w/ v3 Q# ^6 s2 f◆Changed net name 网络名称出现改变
% R7 J* j0 L5 q+ O; U
8 F/ B( S+ C6 M/ \3 o◆Extra net classes 出现多余的网络类
% p; u9 P* d" \# k. r0 a
1 L" S, N+ t/ j! T$ q◆Extra nets 出现多余的网络
0 j2 P' q, I$ A f, |+ h1 p1 ~- o
2 R" Q/ ^$ K0 ~% ~# P7 V p◆Extra pins in nets 网络中出现多余的管脚! P2 g' |/ ?) {7 _! n8 o% F8 k
. o3 |- v# }3 M1 N◆Extra rules 网络中出现多余的设计规则
/ u) d2 ^" |! P [* {# O- I n( b' Y
◆Net class with Extra members 网络中出现多余的成员
6 E) [* t2 M# _6 A& I" f6 n. R6 C8 `
& j8 i3 m7 B: J6 J1 q/ `7 l3 uC:Differences associated with parameters 原理图和PCB上有关的参数不同(共3项)
! Z, m4 u4 i; P4 a5 p" T2 V @/ `% W6 f( l8 L8 B
◆Changed parameter types 改变参数类型
0 i9 C: ]3 B+ B2 J( w3 R" g) F" H7 `6 f0 ~& \& Y8 H" C% z
◆Changed parameter value 改变参数的取值( k% ?1 Q) r, } I/ p4 f) ^
% W2 Q/ Q% \$ ^9 s+ u◆Object with extra parameter 对象出现多余的参数
7 I" D) P" y/ U9 S7 \" G' E+ g' q
" {) w, ]- k V7 s1 B! b- n" E: F/ H, y
6 W1 w+ O$ d4 f# P% ]9 B2 S$ H! v4 R! ] @. w/ X9 ?$ h
|
|