|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
altium designer DRC规则英文对照
* |/ K1 y/ r9 ~. P3 Y
+ ~, \/ \' C* t4 [- ]DRC 规则英文对照Ⅰ:Error Reporting 错误报告
) [+ P7 q( x! h" W# g
( T+ F0 [! U, R5 XA:Violations Associated with Buses 有关总线电气错误的各类型(共12项)
1 S' j. O, s) \3 M) {$ F( ?- U/ d4 C! U* ~
◆bus indices out of range 总线分支索引超出范围
G* d N, K. m: y3 x
7 `, N; @* ~$ w0 i1 j5 u◆Bus range syntax errors 总线范围的语法错误
2 N& K$ z6 ?! s' E3 ] E3 A$ p
9 }8 R, ^2 L, t4 p7 b! o8 u◆Illegal bus range values 非法的总线范围值
+ r1 Q! U2 u1 N: c% a2 S* T/ k! I: V5 n2 ]3 N2 u
◆Illegal bus definitions 定义的总线非法
: M/ e0 Q" C, _% A) w% E4 }' d Y/ @ @( K/ v& y6 S
◆Mismatched bus label ordering 总线分支网络标号错误排序
" h5 f4 e& P, D4 {, [, F7 I/ x
9 P# j: y0 U% I* p◆Mismatched bus/wire object on wire/bus 总线/导线错误的连接导线/总线
8 ~" g( |6 T; J- Z- p: j8 V$ B4 n8 b4 Q# e( [
◆Mismatched bus widths 总线宽度错误 + R/ s" o0 N, J, q9 X
9 ?' M5 V+ n9 L" j9 x
◆Mismatched bus section index ordering 总线范围值表达错误
3 b4 k& ?* k: \1 A6 K0 l7 s w+ p3 \+ v2 @) D# i- ?' h" P
◆Mismatched electrical types on bus 总线上错误的电气类型 / |' W5 ^4 l. I) ^! S! M% _
- A3 S/ p* n6 W, B7 r8 g◆Mismatched generics on bus (first index) 总线范围值的首位错误
& f, s9 U* S/ f1 R8 k# z$ T5 J7 L1 N
◆Mismatched generics on bus (second index) 总线范围值末位错误
8 ?/ g I# m4 i5 a! l5 K7 U$ }4 O: \, a ?, g" n
◆Mixed generics and numeric bus labeling 总线命名规则错误
8 F) ^% j6 a0 y3 i. W& m+ t/ V4 g% l; v1 j9 J9 p5 O& L0 O' B" D
0 T5 Z5 @3 I5 [* ^8 b
D:violations associated with nets 有关网络电气错误(共19项)
! k% n. F1 q: N& k! V# N. K; L7 p# V1 d; d( c. D4 h
1、adding hidden net to sheet 原理图中出现隐藏网络 5 n+ ]1 r) k! W4 S! P
# Z* T3 ^, U( d1 v/ X7 \" z2、adding items from hidden net to net 在隐藏网络中添加对象到已有网络中
6 F6 q, R8 F* f+ J; P& Z& a3 E( I1 h- B L8 {8 ~
3、auto-assigned ports to device pins 自动分配端口到设备引脚 & d$ r3 b7 a3 }- b( f. Z! m
# T; Q; h: k! {8 h; T( j: X
4、duplicate nets 原理图中出现重名的网络
; d6 V* |, r& ]4 z1 o1 {7 ]1 r8 k( Z4 T3 s: }
5、floating net labels 原理图中有悬空的网络标签
, S. @7 O ^0 I0 w& R
* ]( d7 h3 Z3 P8 N$ N9 G' \& J6、global power-objects scope changes 全局的电源符号错误
: I6 b5 g# ]- O( @, }
3 a; ]5 k+ g5 R2 M2 K7、net parameters with no name 网络属性中缺少名称
+ h/ C$ Z6 r3 W/ L ~
}8 x, ^- ^9 d+ s |9 _8、net parameters with no value 网络属性中缺少赋值
/ o v6 G* O2 h$ a3 D3 {1 c0 T N
& c5 l m% J/ t& p- H9、nets containing floating input pins 网络包括悬空的输入引脚
$ E, E7 z6 {) I' z; A' M, G* y
/ v) \7 s+ N0 I# {6 {' Y2 C* G10、nets with multiple names 同一个网络被附加多个网络名
6 P) P8 g: x$ f! r
2 x2 k: o- S( {/ p: d3 [' V11、nets with no driving source 网络中无驱动源 ( c. K0 h# R! |3 n: ?
. X9 `2 _7 }6 h1 s( N, b12、nets with only one pin 网络只连接一个引脚
" Y9 m/ R0 Q* D7 G5 R: X4 u& A, B
13、nets with possible connection problems 网络可能有连接上的错误
1 Q% w2 U3 Q8 O
' o$ I9 k3 }1 P! c4 ?" P14、signals with multiple drivers 重复的驱动信号 , A3 Z4 G6 \* T, t
; \2 F& ` r6 E, s5 O15、sheets containing duplicate ports 原理图中包含重复的端口 . W5 N; ^2 V p# F( a
8 A! a' \4 B. v$ L16、signals with load 信号无负载 7 @5 p( a- R) H" C# r7 Z1 l1 c2 P
6 H& a+ `! E( O& O5 q6 u17、signals with drivers 信号无驱动
4 I5 X! {6 a8 K; i1 C1 K; k$ `4 h
18、unconnected objects in net 网络中的元件出现未连接对象
6 A5 t3 E' z' [& G* D8 s2 c3 M! n4 u' B. D% N
19、unconnected wires 原理图中有没连接的导线
* ~' `" p6 d4 a% ?! i8 A% b% I7 @' I: F* s% ^% X
E:Violations associated with others有关原理图的各种类型的错误(3项)
* ^( n) |* z( f* h3 N$ h' U
% F$ o+ o2 o/ R* z& r" {, d1、No Error 无错误 ' ^3 Y. N% u1 I$ ~
% |" j- o4 s' w2 h
2、Object not completely within sheet boundaries 原理图中的对象超出了图纸边框 * P, b# Q: X* `
0 j. l' E, M) H, {! t
3、Off-grid object原理图中的对象不在格点位置
. }# F* T+ I& E1 M5 W
6 p7 R; T, i! P9 V3 Q
2 v' V- t! d8 k4 a: i6 o, T5 sF:Violations associated with parameters 有关参数错误的各种类型 3 w0 u6 k. s- {- r
9 Z9 U: T3 K+ S% i" f* K% j
1、same parameter containing different types 相同的参数出现在不同的模型中 5 N6 F9 E ?& D
# S9 K6 [/ q2 X* e
same parameter containing different values 相同的参数出现了不同的取值
! D$ {7 K0 T+ |3 R; J7 Q& V6 F6 P5 y* s$ K
Ⅱ、Comparator 规则比较 " u) } R0 D+ M- {! X. O7 z
% b0 X. L& [1 A' fA:Differences associated with components 原理图和PCB上有关的不同(共16项)
" z8 _& g! x* H; F7 p7 |1 I; b+ d3 `" D: S
◆Changed channel class name 通道类名称变化5 \; o9 {% s9 ~* [1 |0 t
' i* L; j+ I2 _" D& x8 Y! s
◆Changed component class name 元件类名称变化7 Z# w' v5 i2 n3 e
' S! y/ Z7 N. A H7 ^◆Changed net class name 网络类名称变化
2 t6 N! W; m7 R/ M' e7 f& S- P9 R
! ^( S& V- V; _◆Changed room definitions 区域定义的变化
% y7 N7 Y1 P6 m J* i* q- a9 Y9 J# X- B$ C: r
◆Changed Rule 设计规则的变化! W# S3 ~ M7 R8 N* {& ?1 `
1 j- }9 k9 R2 z* n
◆Channel classes with extra members 通道类出现了多余的成员 5 Z5 _) w5 k. e5 M/ ^+ `
% I* C) D# }7 K3 p( ]" n
◆Component classes with extra members 元件类出现了多余的成员
4 U; y# F$ N: Q8 k* x3 U" X) Q4 k) L: H, _; _- v
◆Difference component 元件出现不同的描述
* g4 b6 @& d0 h
3 n: o2 g# o* R◆Different designators 元件标示的改变
; m' q! e7 S9 B: E/ ^: @& ], U! Y8 J; X' t' U" {
◆Different library references 出现不同的元件参考库 ) F! J6 t; ?0 p4 V! `& O2 F
+ V1 [+ I" t, F. ^- R, @◆Different types 出现不同的标准 ; X- }6 R- Q q4 Z4 ~1 ^( Y
3 \8 X' W$ p" w7 t8 U: c8 C7 V
◆Different footprints 元件封装的改变 ( l- y. c$ T5 B- |0 p' P
& f( [3 I/ v% D# i◆Extra channel classes 多余的通道类
0 m/ O! e- ]& H# t/ ~% [% f$ |" ?# \; D( ?3 \
◆Extra component classes 多余的元件类! J* ^+ E# \2 {! r) ]& _" ?/ l
( r/ H& x) A. V6 h◆Extra component 多余的元件
9 o/ P. F( E9 N. N, `' d( U' m5 t' ~
◆ Extra room definitions 多余的区域定义7 }6 U) b4 `+ x( _5 R" c* b$ a
* p0 C7 G! o/ {% ]
7 M' e# c/ S4 P& W9 n i" d. t5 Q
4 M7 D( ]# N& V6 A0 R1 n* c$ H4 _
Ⅱ、Comparator 规则比较 # d0 K7 e- ?* p }6 X) m
$ F( s/ `1 }0 b% z4 j
A:Differences associated with components 原理图和PCB上有关的不同(共16项); A1 q; P* C! L7 f5 H$ J0 U# ~
; `* ^% y% `2 m& H7 q$ r! c5 q◆Changed channel class name 通道类名称变化
& r% y( G! A* d8 N- |6 ^1 x- K
" R; x" e$ h5 s! c◆Changed component class name 元件类名称变化
$ k* [7 c( k% r6 `" i" x
6 [" [/ f! |1 z0 g2 ^) G- L1 N◆Changed net class name 网络类名称变化/ I* c0 |* r5 C; E
; h: ` q' r+ v: ?. }8 [5 |
◆Changed room definitions 区域定义的变化
4 Y0 J8 f9 v( o& T0 I6 l9 p4 I! R
◆Changed Rule 设计规则的变化
# ~2 ?9 ~9 q/ G; Q6 L' P+ }- p* R3 M; K4 E1 V# e, \+ K; D
◆Channel classes with extra members 通道类出现了多余的成员
/ R& H3 A& P5 @& R- I; N( E5 l" E2 a. g8 }0 P
◆Component classes with extra members 元件类出现了多余的成员
$ b& M# y) p$ I% H/ _; N, c+ i7 K3 t
◆Difference component 元件出现不同的描述
" _+ |# i3 W0 d }; G' T) e/ _; ] a {5 O" U5 w0 [3 |6 a3 J
◆Different designators 元件标示的改变
5 F( C3 _9 B% l' x, [) X, R6 I
0 P" i8 e& w% T◆Different library references 出现不同的元件参考库
" G$ T- [7 P$ V6 R. h1 ~# m% {6 V- Z' i* N
◆Different types 出现不同的标准
% R# C ^6 I9 }5 `* p
9 ?" E' u" K$ ~0 H& u◆Different footprints 元件封装的改变 , d- L2 Y( N% s
0 w" D; B# h5 I8 l, ]/ ?& a1 [0 P7 R◆Extra channel classes 多余的通道类
$ Q+ t: x+ H- E
# e( Y* j$ Q1 O1 h. S, s0 u) D& m◆Extra component classes 多余的元件类. M- S/ |0 x) q' W5 }% A" |/ u/ H
) M. I7 A" I2 b5 X6 Y: t
◆Extra component 多余的元件
/ h6 n$ K+ U3 h7 B" B! J0 Y" k: s5 }4 S! k v
◆ Extra room definitions 多余的区域定义
E% l' ~7 R# r: ~) w' O9 {! f e& `0 E* Q3 z3 k. D& R0 t
6 N7 T: w! s# `9 |B:Differences associated with nets 原理图和PCB上有关网络不同(共6项)
5 z$ V5 C( h& d. f( y3 M; ^- n& o6 U! _0 l) i/ k
◆Changed net name 网络名称出现改变
7 S% C/ I4 o: A) Y9 d& f w2 {7 G' e) j& q2 P! ~* v
◆Extra net classes 出现多余的网络类9 U7 H% T& ~6 N0 T
9 r% Q q2 ]; X
◆Extra nets 出现多余的网络
! _+ m8 G" g: V( \- m1 ]( \0 d5 q' \% Q
◆Extra pins in nets 网络中出现多余的管脚0 [2 h* m! u" @" k
' x: ~4 E8 x7 p) ?◆Extra rules 网络中出现多余的设计规则
Y* ~1 _# V. l4 z* O" k5 q" u1 j0 C5 {: K {- B& M
◆Net class with Extra members 网络中出现多余的成员5 W( p% y" y3 C( r6 M
+ ~3 p; n1 H4 C9 l" x7 x5 v! \( z) X; B; K$ i+ Q
C:Differences associated with parameters 原理图和PCB上有关的参数不同(共3项). J8 @" z* @8 S& o; o) q
0 ^5 g0 P# ?2 U/ `2 R" P+ L' _◆Changed parameter types 改变参数类型
# Q3 _ j( Z1 i
' x8 w1 z' O6 s* ]& K9 R◆Changed parameter value 改变参数的取值
0 }# |* w. g7 F" f3 ?% c4 F8 A
1 r1 D5 n3 o7 N/ T" K' _) d% s◆Object with extra parameter 对象出现多余的参数0 E0 ~" I7 w _9 V) \( i2 _
" Y \: W- o3 L
# y0 {* y1 ]% \1 n: C
" ^/ O: a$ a3 v) l8 i) A
: j5 ] u$ m7 G; G7 S6 v
|
|