|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
1 C/ l) B1 Z' N0 B! r
, A$ @. b- Y0 m9 ^* `9 O, M% d, q
摘要:本文提出了一种基于FPGA的图像裁剪电路的设计方法,利用像素的抽取改变图 像的分辨率,从而达到图像裁剪的效果。与传统的方法相比,这种方法简单易行,开 发成本低,图像的清晰度能满足一定的要求。此方法数据处理速度快,尤其适用于动 态图像的处理。9 m* i, K. p& e2 q3 t' S6 T! w
关键词:现场可编程门阵列:图像裁剪;分辨率
7 z0 r5 G. t) Z7 K1 k8 m0 概述 图像处理电路是信息控制系统中必不可少的环节,广泛应用于生产生活中,如住 宅小区的安全监控系统、生产线的质量监控系统、电视机的机顶盒等,因此图像的处 理电路的开发受到了人们的重视。裁剪压缩是图像处理技术中一个重要的内容,传统 的方法往往采用DSP芯片或插值算法来实现图像的裁剪压缩功能,这种方法存在电路设 计复杂、开发成本高的问题。本文提出了一种基于FPGA的设计方法,利用像素的抽取 改变图像的分辨率,从而达到图像裁剪的效果。这种设计方法简单易行,图像的清晰 度能满足一定的要求。特别是由于不需要数学运算,所以此方法数据处理速度快,尤 其适用于一般要求的动态图像的处理。! Y3 v+ n1 [! X& Z/ H
|
|