|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
EPM1270T144C5N详细参数介绍就在这
4 n! ~, ~9 e* e) Y7 o w r
' n8 @9 [! ~0 `, ~ EPM1270T144C5N是嵌入式 - cpld(复杂可编程逻辑器件)的集成电路 (IC)。+ ]/ D+ T6 Z* e$ A
2 ~* l$ R# B! M& g/ F/ H基本信息:) F( s2 v m1 V. D
类别:集成电路 (IC)
$ a9 W* o5 @- J, _0 x6 {; `5 c家庭:嵌入式 - CPLD(复杂可编程逻辑器件)
9 q q! E' V1 H1 D( B0 s系列:MAX® II
5 \- l# Q- X! Z$ D; M可编程类型:系统内可编程
& x3 c0 R3 j% N3 Z |- T4 w! h存储器类型:FLASH( z0 i* E' O q+ l1 J3 B
最大延迟时间 tpd(1):6.2nS
8 N# ?. L0 \9 U6 j* A2 q电压:2.5V, 3.3V$ W+ b6 @7 [ V+ R9 s1 L( J8 Y
宏单元数:980
# K9 A' o2 B. p4 w8 z输入/输出数:116
8 K; y( |0 Z. R9 O/ o8 ^. Y逻辑块/元件数:1270
- I; c! I. v, {8 h. I4 N8 G4 h( U工作温度:0°C ~ 85°C
) U" r+ p$ z- R$ O3 i. s; E5 l9 U& P安装类型:表面贴装
. p* b6 q+ r) q9 s% s封装/外壳:144-TQFP, 144-VQFP
! X( M C f' N# {* X. N- c包装:托盘$ q7 {( y. i# w% \
配用:544-2380-ND - KIT DEV MAXII W/EPM 1270N. D' Z; Y+ f" g5 e, U- R/ }" n9 a
其它名称:544-1143EPM1270R144C5EPM1270T144C5ES. z0 L- j( L& b, H
/ q) L5 M5 F! Q, J; T- [0 d特点* m [$ D- x+ e0 w
·低成本,低功耗CPLD3 [4 R0 E: g Q! }' L$ e
·瞬时上电,非易失体系结构- {* b+ l: [4 Y! ?# Q7 e, W
·待机电流低至25uA1 W! B0 R" ~+ ^5 \+ {& \$ q
·提供快速传播延迟和时钟到输出时间! X) J' t8 `+ }2 j: x/ X7 g
·提供四个全局时钟有两个时钟可以从每个逻辑阵列模块(LAB)" J4 \0 Y: d* F
·UFM方框多达8Kbts对非易失性存储
! B; J/ o- s: f$ }/ s' _7 b·多电压内核使外部电源电压设备会3.3V/2.5V或18V
8 M L0 j7 ]& }3 H- U·多电压l/0接口,支持3.3V2.5V.l.8V和1.5V逻辑电平# e9 w+ v, l0 c; i5 H& H
·总线型架构,包括可编程摆率愿动能力。总线防护持,和可编程上控电阻; A/ a. w1 g6 r
·施密特娘发器能够客忍噪声输入(每个引脚可编程)$ M* u' b0 ?- D) z# M7 O2 \; e
·1/0是完全符合外围组件互连特别兴趣小组(PCISIG)PC1本地总线规范,修订2.23.3V工作在66兆赫
/ s4 Z0 U: |; O5 C- `. K6 ~; `- g·支持热插拨( F8 C! i2 x! u. d; o- @& M9 x
·内置联合测试行动组(JTAG)边界扫描测试(BST)电路符合正EE标准.1149.1-1990& z9 T9 R0 k8 d9 A" W
·ISP电路,符合IEE标准.15321 z; _$ M# O' f. l6 ^; e1 J* F
; [1 V R9 T( P
|
|