|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
EPM1270T144C5N详细参数介绍就在这
' ?0 A4 O+ F, J* }, U2 k, C5 M0 P7 \! w& ~- h
EPM1270T144C5N是嵌入式 - cpld(复杂可编程逻辑器件)的集成电路 (IC)。7 H% X2 z5 A R, A" w2 {
0 `1 L( ~9 Q: r* j基本信息:
5 o0 v, O' u& {! T5 _1 f2 E/ Y( e类别:集成电路 (IC)% K" p0 j u6 Y4 Y5 i
家庭:嵌入式 - CPLD(复杂可编程逻辑器件)0 C( Q. r$ |8 u8 O+ J4 h
系列:MAX® II- F% a1 O* z0 o
可编程类型:系统内可编程
5 z5 n; j8 s5 {. P! W存储器类型:FLASH
8 @- ~5 J$ Q; g8 E% _7 g; j& G# \最大延迟时间 tpd(1):6.2nS
& ?5 @, m" V# K' {, @$ z电压:2.5V, 3.3V, c# K9 U( v% R; R/ i
宏单元数:980: }6 G* `: k5 C' ~ d
输入/输出数:116
5 C' Z. Z. e/ K' t& a( r逻辑块/元件数:1270
. g4 r6 \, e1 \! y7 Y; E+ Q工作温度:0°C ~ 85°C
/ k" q8 J! N; ^' h3 [3 p; K- ^( W安装类型:表面贴装
; P- `& c" z8 O' b# s3 M* I! p p封装/外壳:144-TQFP, 144-VQFP4 X6 u7 @5 R/ d v2 J
包装:托盘/ T6 i$ ?' B! x3 d
配用:544-2380-ND - KIT DEV MAXII W/EPM 1270N
; E0 q, z$ _4 W3 N2 Z8 b其它名称:544-1143EPM1270R144C5EPM1270T144C5ES: t5 k8 ^: L9 W& ?# M& [
% j! |7 q$ `, k% M特点
5 U# m* T3 `. l# E: j, ^1 c5 _$ d* g' m·低成本,低功耗CPLD- X* D6 v: z1 t# F6 O. R
·瞬时上电,非易失体系结构
9 J1 H/ e! z% O3 Z4 O; W: o·待机电流低至25uA
: `5 L- s; p2 \, r! p·提供快速传播延迟和时钟到输出时间
- C7 B7 F- G3 f" i1 E3 K·提供四个全局时钟有两个时钟可以从每个逻辑阵列模块(LAB)' U2 U! ~: C, p2 T+ I$ X
·UFM方框多达8Kbts对非易失性存储
7 V* A+ j3 O7 v: F·多电压内核使外部电源电压设备会3.3V/2.5V或18V
, O$ P: m% M" J·多电压l/0接口,支持3.3V2.5V.l.8V和1.5V逻辑电平4 r9 r1 ~1 p6 |, ?0 o9 ^0 `
·总线型架构,包括可编程摆率愿动能力。总线防护持,和可编程上控电阻
' L( s& q/ C8 A ]. p5 n# b% [+ M·施密特娘发器能够客忍噪声输入(每个引脚可编程)( x8 ^& i4 o" n2 z) G0 a
·1/0是完全符合外围组件互连特别兴趣小组(PCISIG)PC1本地总线规范,修订2.23.3V工作在66兆赫; D# R' d0 \5 t
·支持热插拨2 ]4 B, S0 x$ |/ `& G, y
·内置联合测试行动组(JTAG)边界扫描测试(BST)电路符合正EE标准.1149.1-1990# e5 x: e+ i- D" P% R, o- f
·ISP电路,符合IEE标准.15321 ^2 A- e, G% L% }3 x9 h
1 Q/ z& a: }5 w9 T. f7 m |
|