找回密码
 注册
关于网站域名变更的通知
查看: 451|回复: 2
打印 上一主题 下一主题

基于FPGA的音频处理芯片的设计

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-7-22 07:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 A-Lin 于 2019-7-19 11:24 编辑 - L/ G/ D9 [7 O! M" T7 N

3 I# `- N) j( _2 J+ ^- d
基于FPGA的音频处理芯片的设计
( J6 `! @" T3 Z0 u7 I7 N7 D: [1 g- U
' R. g5 g! g/ A6 ?/ p( ]

% i. @+ f* S+ ~: V- @. @引言
+ I7 p+ ~( {7 f6 p; G, K" J随着数字技术日益广泛的应用,以现场可编程门阵列FPGA(Field Programmable Gate Array)[1]为代表的ASIC[2]器件得到了迅速的普及和发展,器件的集成度和速度都在高速增长。FPGA既具有门阵列的高逻辑密度和高可靠性,又具有可编程逻辑器件的用户可编程性,可以减少系统的设计和维护的风险,降低产品成本,缩短设计周期。
* q. H" Y+ ^, ~目前,信号处理技术、通信技术和多媒体技术的迅猛发展都得益于DSP[3]技术的广泛应用。但是对于便携式和家用的语音系统而言,基于一般的DSP芯片的设计方案并不理想。首先DSP的芯片成本以及开发成本在现阶段仍然是比较高的,尤其是芯片成本,远远不及大批量ASIC芯片成本之低。其次便携式的设备对体积要求十分苛刻,限制了一部分DSP芯片的使用,而体积正是ASIC芯片的优点之一。
- j( N6 a. c0 h4 P7 a; E; `7 p本文提出了一种基于FPGA的音频处理芯片的硬件电路实现方案。由于对FIR滤波器的算法进行了改良,所以很大程度上减小了芯片的体积和降低了芯片的功耗。
5 j6 F& t' O- ]0 X) b0 [4 R
游客,如果您要查看本帖隐藏内容请回复

该用户从未签到

2#
发表于 2019-7-22 18:24 | 只看该作者
研究一下,谢谢分享

该用户从未签到

3#
发表于 2022-11-13 17:15 | 只看该作者
基于FPGA的音频处理芯片的设计
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-5 17:55 , Processed in 0.140625 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表