找回密码
 注册
关于网站域名变更的通知
查看: 657|回复: 1
打印 上一主题 下一主题

通过FSMC读取FPGA FIFO接口方案检视???

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-7-1 15:13 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
当前设计STM32F429需要从前级FPGA内部实现的FIFO接口中读取一帧(2048X16bit)数据。由于目前FSMC总线上已经挂上了SDRAM,所以为了节约STM32管脚,我想通过FSMC总线读取FIFO。由于FSMC没有针对FIFO接口的模式,所以在比较各种模式后,我想采用修改后的PSRAM接口的同步复用模式。
# W6 X  c* [4 ?  Q: e% L: \具体做法:地址线A[25:16]不用连到FPGA,FPGA内部判断NEx有效且NADV为数据有效时,将NOE信号取反后连到FIFO的RD管脚,数据线D[15:0]全部连到FIFO的出口数据管脚。实现时数据线和NOE可能需要FPGA内部调整一下对齐,这个问题不大。( j2 w$ {" B/ O
对于这个方案我有两个问题:
  f8 @% Q1 Y/ ^' `9 Y, o3 P7 b1. 这个方案是否可行?有没有什么问题需要注意?; \- Q! b9 o; Z1 F* N- [7 ?: H( G
2. 如果可行的话,读取数据的burst长度最大可以设置为多少?(希望最好是2048个数据一个burst就可以读完,如果可以的话)。
& m# I! {, G# t# R* b
  G! {- n- ]+ x. O) M# h  F  Z

该用户从未签到

2#
发表于 2019-7-1 16:49 | 只看该作者
我也想知道 求大神解答
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-11 08:16 , Processed in 0.156250 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表