找回密码
 注册
关于网站域名变更的通知
查看: 308|回复: 2
打印 上一主题 下一主题

利用FPGA进行并行可重复配置高精度的FIR滤波器设计

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-7-1 13:03 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
利用FPGA进行并行可重复配置高精度的FIR滤波器设计
- O. o/ p) f( n& D' d2 \9 A! y
% @2 Q. c7 c4 U
5 Y) S6 c, @3 x% U- Y
摘要:基于流水线技术,利用FPGA进行并行可重复配置高精度的FIR滤波器设计。使用 VHDL可以很方便地改变滤波器的系数和阶数。在DSP中采用这种FIR滤波器的设计方法 可以充分发挥FPGA的优势。" |9 D  `5 H+ O& ^1 h7 E
游客,如果您要查看本帖隐藏内容请回复

该用户从未签到

3#
发表于 2022-10-16 17:56 | 只看该作者
利用FPGA进行并行可重复配置高精度的FIR滤波器设计
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-31 14:57 , Processed in 0.140625 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表