找回密码
 注册
关于网站域名变更的通知
查看: 285|回复: 2
打印 上一主题 下一主题

一种基于FPGA的并行H.264/AVC编码器架构

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-6-17 09:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
一种基于FPGA的并行H.264/AVC编码器架构
7 N) W! i: w" p6 o9 w# Y

- t- q8 U5 Z6 ?0 c+ y/ X) x2 g4 J2 b( x- ~
为了提高视频在高性能压缩效率和实时编码方面的性能,提出一种新型的并行处理架构。采用现场可编程门阵列(FPGA)实现整个H.264编码系统设计,包括帧内和帧间预测、变换编码等全部编码过程。针对FPGA的低频工作特点采用高度流水线设计、双缓存机制以及多时域工作等优化处理模式,设计一种快速的宏块匹配预测架构,将图像分辨率设置成可调参数,在Xilinx公司的Virtex-6芯片上应用该硬件系统。测试结果证明,该IP系统在保持较好压缩性能的基础上720P的帧率可达每秒34帧。; D: G: Y- q, G
游客,如果您要查看本帖隐藏内容请回复

该用户从未签到

2#
发表于 2019-6-17 17:17 | 只看该作者
回复看看楼主怎么说的

该用户从未签到

3#
发表于 2021-12-30 13:10 | 只看该作者
基于FPGA的并行H.264/AVC编码器架构
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-8 01:37 , Processed in 0.125000 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表