EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
PLL、DLL、DCM区别及应用(四)
2 Z3 t7 g c+ }目录 一、作用 二、PLL原理 锁相环基本结构 鉴频鉴相器(PFD) 振荡器/PLL相位噪声 振荡器/PLL另一种形式 三、DLL原理 区别 四、DCM原理 DCM与PLL的区别: 五、应用 5.1 Quartus II调用PLL 编写Test Bench文件 仿真结果 5.2 Xilinx PLL IP核使用方法 PLL配置
+ C" m, N! k: }- [9 m' T3 f( m& C6 d% f( p5 y
/ S9 |9 N! q) A) F4 }* B- D A% ~1 I- w$ o0 h
1 F. n5 T% b: M
- u, L" [8 l3 [0 t
7 r* z" U- O% Y
/ c: y2 p% t g
( h9 w& f4 o) X8 t) d5 Z+ `' Q `9 Z* u, }# m
1 N: N& Q6 k+ T# J; Y( u8 W3 Q四、DCM原理
; a) S% M* N/ k3 n {7 A DCM共由四部分组成,如上图所示。其中最底层仍采用成熟的DLL模块;其次分别为数字频率合成器(DFS,Digital Frequency Synthesizer)、数字移相器(DPS,Digital Phase Shifter)和数字频谱扩展器(DSS,Digital Spread Spectrum)。不同的芯片模块的DCM输入频率范围是不同的 / [0 x' }- Z/ m, }+ v$ y
- h0 a0 C6 j; F4 ?( ~: K$ @ K
* ~+ Q8 Y- n/ K9 H" A5 h
. P4 o1 t% ? Y) X1 {
; v5 E6 A& m8 `) I5 I" E |