EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
PLL、DLL、DCM区别及应用(三) n! t, }3 m# d9 p, X! u+ z
目录 一、作用 二、PLL原理 锁相环基本结构 鉴频鉴相器(PFD) 振荡器/PLL相位噪声 振荡器/PLL另一种形式 三、DLL原理 区别 四、DCM原理 DCM与PLL的区别: 五、应用 5.1 Quartus II调用PLL 编写Test Bench文件 仿真结果 5.2 Xilinx PLL IP核使用方法 PLL配置
3 t8 c0 c" k& m' B, p; d% s9 |) ^6 {6 J: L- _' F; |- b1 w& M
% F( F7 Z! W/ C( g
' R7 w' d8 h+ Y4 g
$ r G8 a# |# ?: U* U `
! h# G* l/ h. p4 w6 [2 D
) w. ~4 r) M7 d4 x$ I三、DLL原理 ! d' Q, y2 M" f5 G' U- ?5 h
DLL是基于数字抽样方式,在输入时钟和反馈时钟之间插入延迟,使输入时钟和反馈时钟的上升沿一致来实现的。又称数字锁相环。一个最简单的DLL与PLL的主要不同在于DLL用延时线代替了PLL的压控振荡器,延时线产生输入时钟的延时输出。时钟分布网络把时钟送到内部寄存器的时钟端口,控制逻辑对输入时钟和反馈时钟进行抽样、比较,调整延时线。
/ f2 D/ i4 v; W1 E" s9 v% O7 z3 H+ d, A0 U2 I% {- N$ G) |! m+ E* M
6 [6 V! F, B' x+ s% \/ |8 | n& l/ t
; H1 c" T9 _2 U4 V: s$ I# P2 J8 u) G+ h; m! p# J
6 O9 E4 m9 k# N: }
8 V$ {3 P/ q% B. H% F
, x; U+ ?2 O4 S+ j R, Q; `8 E
|