EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
PLL、DLL、DCM区别及应用(三) ) ]# e* ~' q1 X% z" H8 x
目录 一、作用 二、PLL原理 锁相环基本结构 鉴频鉴相器(PFD) 振荡器/PLL相位噪声 振荡器/PLL另一种形式 三、DLL原理 区别 四、DCM原理 DCM与PLL的区别: 五、应用 5.1 Quartus II调用PLL 编写Test Bench文件 仿真结果 5.2 Xilinx PLL IP核使用方法 PLL配置 ' e0 H+ b' j# ]* J5 f
2 d: r/ D- c5 J9 s- {5 C6 M4 s
0 m: j* K. L4 \' m. X, T5 h
1 ?) k( r# |: m4 u" D! R" _
8 p! {- |- M" k/ A6 y) a
2 g% V" r4 w/ V; N4 y# K2 t. O, f. o$ f+ x4 t& `
三、DLL原理 U( x: u+ V Z5 S; B5 N4 [
DLL是基于数字抽样方式,在输入时钟和反馈时钟之间插入延迟,使输入时钟和反馈时钟的上升沿一致来实现的。又称数字锁相环。一个最简单的DLL与PLL的主要不同在于DLL用延时线代替了PLL的压控振荡器,延时线产生输入时钟的延时输出。时钟分布网络把时钟送到内部寄存器的时钟端口,控制逻辑对输入时钟和反馈时钟进行抽样、比较,调整延时线。 # x/ R! W& g6 f
% w- S' A4 m2 b% N+ |
, a: j$ P! i7 }6 t* w" W/ j# S* r# B: n: I* n$ h6 \: s3 R
8 _: B) h0 U- y! i1 _5 ~
6 d. H0 i1 Z0 w9 d# Z. r2 C* ~) P" \
; u( y# P% F$ @4 p4 T* ^! I7 B, i. e4 k& Z# e8 G
|