EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
PLL、DLL、DCM区别及应用(二) 5 y* L: G7 }& B ~# N0 Q
目录 一、作用 二、PLL原理 锁相环基本结构 鉴频鉴相器(PFD) 振荡器/PLL相位噪声 振荡器/PLL另一种形式 三、DLL原理 区别 四、DCM原理 DCM与PLL的区别: 五、应用 5.1 Quartus II调用PLL 编写Test Bench文件 仿真结果 5.2 Xilinx PLL IP核使用方法 PLL配置
2 I! M" F" F, H$ R9 |9 b: z3 `( S
- _% c, X% G+ u- \+ Z* o6 d+ O& Q% O) T
4 m) r7 x; B$ O* e Y; S
二、PLL原理 这部分摘抄自:ADI官方文档,如需,请自行下载:传送门 锁相环基本结构 : N+ R/ z5 k0 I4 N' z
锁相环是一种反馈系统,其中电压控制振荡器(VCO)和相位比较器相互连接,使得振荡器可以相对于参考信号维持恒定的相位角度。锁相环可用来从固定的低频信号生成稳定的 输出高频信号等。
0 B! e7 k( p& S3 o2 c/ g2 R R/ _
/ y1 c; X" i. a: U+ z2 z4 i
z Z$ o5 O4 K" G& P. j, B( ^$ X4 n$ u
& v, W% [/ j7 G, P) ^
/ q' z- B* s8 D3 |$ ` |