找回密码
 注册
关于网站域名变更的通知
查看: 226|回复: 1
打印 上一主题 下一主题

串行FIR滤波器设计(1) ------- FIR数字滤波器的FPGA实现(二)(下)

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-5-31 14:45 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
串行FIR滤波器设计(1) ------- FIR数字滤波器的FPGA实现(二)
文章目录
(二) FIR数字滤波器的FPGA实现-串行FIR滤波器设计
0  串行FIR滤波器基本原理
1 基于移位寄存器的串行 FIR 滤波器
1.1  基本理论
1.2  设计实现
2  基于双端口 RAM 的串行 FIR 滤波器
3 系数对称的串行 FIR 滤波器的设计
4 两种串行结构的 FIR 滤波器性能比较

( p6 J' {" O2 M7 S$ V3 W- ^, s0 I% {5 C8 r
& K3 ~; z6 z# n2 l( g2 _/ C
1.2 设计实现
  FIR滤波器设计方法是以直接逼近所需离散时间系统的频率响应为基础。设计方法包括窗函数法和最优化方法(等同纹波法),其中窗函数方法是设计FIR数字滤波器是最常用的方法之一。
  在时域中,FIR滤波器的输入/输出就是一个输入信号与单位脉冲相应的卷积。离散方程为y(n)=x(n)*h(n)=∑x(k)h(n-k)=∑h(k)x(n-k),其中y(n)为滤波输出,x(n)为采样数据,h(n)为滤波抽头系数.设计FIR滤波器就是要找到N个系数。N-1阶滤波器通常需要N个系数描述,通常需要N个乘法器和N-1个2输入加法器实现。根据FIR表达式,滤波器实质上就是进行乘累加运算,乘累加的次数由滤波器阶数决定。

- z7 }! O$ i8 l4 t' i  N
3 Q1 M% P% Z3 P  K6 j" c$ J
4 e7 O5 ?0 u5 A8 \, @; Z7 g
游客,如果您要查看本帖隐藏内容请回复

$ g$ c* J, ^# N- F
2 o+ W( e, Q: i' E/ Y# a
/ ]' s2 G7 {2 A4 U9 i( V2 u
2 o+ @. u, G$ M4 u- W" J+ y

该用户从未签到

2#
发表于 2019-5-31 15:35 | 只看该作者
想要查看隐藏内容 你就得回复啊
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-12 11:48 , Processed in 0.125000 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表