找回密码
 注册
关于网站域名变更的通知
查看: 328|回复: 1
打印 上一主题 下一主题

FPGA 之序列检测器的Mealy状态机实现

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-5-27 11:08 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
上篇博文讲了使用Moore状态机来设计一个序列检测器:序列检测器的Moore状态机实现
9 j  |: N9 E2 G9 C% D
( Y  o: a6 @4 t- |: M# u
5 L/ N6 o5 ], n& ?: @# a! U
原理一致,这里只不过采用了Mealy状态机实现,快速给出:# T/ k8 a$ m: A7 Q( m, S

5 y4 c, D* N) W' D1 X1 x
) C2 y& i- T% A5 p4 H9 `9 }, g1 w4 c  h
状态转移图如下:被检测序列为1101,也就是说,如果出现1101序列,则输出为1,否则输出为0。: `, T& ~/ @: g$ M
游客,如果您要查看本帖隐藏内容请回复

/ M2 z: W% v! ^* r0 j/ ~/ `+ g
) v# d; _+ m3 E: w* b

该用户从未签到

2#
发表于 2019-5-27 18:02 | 只看该作者
最近正在找这方面的资料 谢谢楼主分享
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-12 04:50 , Processed in 0.109375 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表