找回密码
 注册
关于网站域名变更的通知
查看: 311|回复: 1
打印 上一主题 下一主题

FPGA 之 使用状态机设计一个ADC采样控制电路

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-5-26 09:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
FPGA 之 使用状态机设计一个ADC采样控制电路
ADC0809为例,设计一个ADC采样控制电路,采用有限状态机的方式。
传统的ADC采样控制的方法是用单片机控制,单片机控制ADC采样具有编程简单,控制灵活的优点,但是采样速度慢,CPU控制的低速极大地限制了ADC器件告诉性能的发挥,在高速ADC控制中,目前基本上都是使用可编程逻辑器件来完成。
下面是ADC0809的内部电路图:

; g2 g* C) c: t9 e
游客,如果您要查看本帖隐藏内容请回复
6 x7 z. z" t9 n  A( ~

* z1 V8 K! `- H& x0 l/ v6 N% H

2 r1 Y- F$ _$ ^8 @
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-11 13:34 , Processed in 0.109375 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表