找回密码
 注册
关于网站域名变更的通知
查看: 425|回复: 1
打印 上一主题 下一主题

verilog 中if的使用,以及input output inout 使用

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-5-21 09:52 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
verilog 中if的使用,以及input output inout 使用
) {: Q4 S8 T) J! o' D
/ e! }, p& k# R

if 语句只能用于过程块中,所谓过程块语句是指由initial和always语句引导的执行语句集合。除了这两块语句引导的begin end块中可以编译条件语句外,模块的其他地方都不能编写。

input 不能被定义为寄存器型,因此也不能在always中作为赋值的左端* q7 ?6 h% V7 ~6 p
output都可以$ ?  p6 j% B% K. T8 Y/ A( D; ?
inout不能定义为reg型,因此只能用assign赋值。因此如果有条件,仅仅应该可以用调价赋值语句来使用。

* `1 ^4 t( O) o) w. Q, k
//在调用模块进行仿真时,
7 Q& i+ |+ L0 W输入信号要为reg 类型,输出信号要为wire

2 J1 y/ ^( Q1 J7 X2 z
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-9 20:05 , Processed in 0.140625 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表