|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
转——MC8051 IP核在Altera FPGA上的移植与使用,基于芯航线FPGA核心板 2 @7 c" W, \8 Z( @3 \& b
本教程内容力求以详细的步骤和讲解让读者以最快的方式学会 MC8051 IP core 的应用以及相关设计软件的使用,并激起读者对 SOPC 技术的兴趣。本实验重点讲 8051Core 的应用,并通过一个简单 C51 程序对 51Core 进行硬件测试。
; r* u4 h3 P* S, M9 _% X; y l. u本实验教程的内容编排如下:
: x+ y$ L) \& o/ t 第 1 章简单的描述了 MC8051 IP core 的基本结构及一些应用说明。
( Y( I" {+ g, a$ W y6 ]. P 第 2 章详细的介绍 8051Core 综合、编译应用。包括 Quartus II软件的基本应用,ROM、RAM 模块的生成,8051Core 的封装及应用测试。 附录 A 为 MC8051 IP Core 的指令集。
! w7 `: B- ]! v$ H: T5 G+ @1 }在阅读本教程的过程中,请读者注意以下几点: 8 H; _6 s4 W1 H$ ]* o- x
本教程在编写时充分借鉴了周立功编写的mc8051 IP核教程,同时针对其中较为落后的一些内容进行了更新(周立功的教程使用的是Cyclone系列的器件,软件版本也很低,很多操作与目前使用的主流版本有较大区别),同时删除了其教程中使用Synplicity对工程进行综合的部分,转而使用Quartus II软件直接综合。 . }0 C, a) ^" \
本实验教程的 MC8051 IP Core (V1.6) 源于http://oregano.at/ip/8051.htm 网站,读者如有需要可到该网站下载。附件中提供的工程文件下的doc文件夹中也包含全部源码和详细移植手册 。注意,网上其他地方下载的老版本的源码中串口部分有问题,最新的1.6版本则已经修正了这个问题,因此强烈建议使用我们提供的源码。
( h" w H0 C& o' ?' m1 B( E1 B9 l' q. X# k( W" h$ b
本移植结果已经在芯航线FPGA学习套件的核心板上完全验证通过。如有任何疑问,欢迎加入芯航线FPGA学习支持群(472607506)进行讨论。/ v4 z7 G; a& i5 R+ T) e! q3 v3 l
1 z4 Y c k' v, [+ ~0 X0 l$ |' e |
|