|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
Pspice学习笔记(4)--各类符号详解3 @6 f- ?2 o/ o. U% O& k0 T
1 n$ T8 H! g; [" U9 t$ \
1 电源与接地符号的绘制8 X: T1 z0 D% k" K/ E
电源符号:, r! J C5 J- o" N4 t7 R4 e! W8 \
符号库中有两类电源符号,一类是CAPSYM库中提供的4种电源符号,它仅仅在电路图中表示该出连接的是一种电源,本身不具有电压值。
0 J+ W0 ~% A c% g0 ]* xTips:在电路中具有相同名称的几个电源符号是相连的,即使相互间没有采用互连线连接。+ r. N7 f# m* r: T( r8 v, o8 P: r
) o/ Y! J; ?8 X- X% ]/ ]# z5 z) b另一类电源符号是由SOURCE库中提供的。这些符号真正代表一种激励电源,通过设置可以设定一定的电平值。. r7 e4 w; O D- Y/ M
0 @0 i" m1 m9 b5 I, o. a
接地符号:# T( T: R5 X# b; q
1 S! [1 {) u' ]6 P) C
CAPSYM库中提供的4种接地符号只代表一种电学上相连的符号。
5 `# A- W1 c0 s: ~# H: h
* P5 L# [, m- h% e9 \SOURCE库中提供的地符号(符号名称为“0”)才代表电位为0的“地”。# N) i: L Z' g
. f7 s; {9 q. F) N% w5 p S# G4 T- L u+ W$ c4 v
1 g$ u5 Y9 E8 T
选用规则:
4 Z8 f3 H _( M6 z3 M2 |& R1 g- y i W
调用pspice对模拟电路进行模拟分析时,电路中一定要有一个电位为0的接地点。这种零电位接地符号必须是source库中的名称为0的零电位符号。
2 Q, z* t# a. l U. R4 n6 F, I) g0 }; c9 I1 @. a N6 @0 v. G
如果要使用CAPSYM中的电源或接地符号,则还需要调用SOURCE中的符号进一步说明这些电源和接地符号的电平值。& F: e' w3 Q. O3 a6 ?* F, N
$ M; E1 u! e* j8 @ ?* R
* B, A0 T8 O6 W/ s
/ m( |+ @2 Z2 G2 端口连接符号的绘制(Off-page connector):) ?/ k# |. y Q7 g4 V$ O/ c" b1 s
& ~0 }4 l" W. v6 P规模较大的电路,采用拼接式电路图设计方案,即用几张纸绘制该电路。各图纸之间的连接方式采用off-page connector(端口连接符)表示,不同电路图纸上具有相同名称的端口连接符之间在电学上是相连的。
4 V0 `7 ^9 ?7 v. L+ Q1 R6 J& f% i4 I7 r6 d: [9 d# T
电连接标识符:单页电路图中,名称相同,未用互连线连接,在电学上互连。3 h! R/ D5 m7 O$ `/ w8 b5 P
+ J) z w; P, N( `; ~7 z6 J! n端口标识符:单页电路图中,在输入输出端加上off-page connector,这样可以在模拟过程中显示分析这些端口处的信号变化情况,因此端口连接符又叫端口标识符。9 ^! a# D5 H& l
) G: j2 i% D9 y; }存放于CAPSYM库中,符号种类分别为offpageleft-L和offpageleft-R。. E3 K* U& u0 @# Q- ^- g4 C' K
, {# R/ U% A2 A* h
3 图纸标题栏的绘制:
' r9 v+ v( I: I8 u9 B9 b0 V/ \% e% X/ G/ G
每一张电路图纸的右下角会自动放置图纸标题栏,(place/Title Block)中决定了标题栏的具体样式以及其中各项的填入内容。
* m6 P) N! @0 M5 R
8 m; r( z" d4 _- N9 S/ M- g* u标题栏中尖括号括起来的项目需要由用户填入。4 a- E3 Y8 v* j8 }% ]$ y/ V7 D
$ N1 E) \2 R2 D1 b% [7 s) Q% g
4 互连线的绘制:* r9 r& w9 i2 y: ~' U5 q
$ z' }8 R. e; c' Y7 ] x7 {% E
执行互连线绘制需执行place/wire命令,光标由箭头变十字标。, g, p. N( t( |! q: }3 ?& U
: }+ ]4 o/ c$ e# d7 ~
两条互连线十字交叉或者丁字形相接时,只有在交点处出现实心圆形的连接结点,才表示这两条互连线在电学上是相连的。若无连接节点,则表示相应两条互连线在电学上不相连。7 w& z# M5 D8 M+ e% C
+ v& ^8 l8 D" D/ \/ @9 f3 U3 L5 节点名的设置; Z: {2 f1 ^1 g/ f
" I* m3 s* l, v, g+ m
电路中电学上相连的互连线、总线、元器件引出段等构成一个节点。+ @. F+ p }9 C) t
2 [6 O! b7 |8 q; [
6 总线的绘制
) _& Y m1 L; W1 S v; L! t" ^
b* j) z3 [0 W p* ^总线实际上是一种包含多位信号的互连线。
8 a0 m4 N b$ g* m! x! D( u7 f3 I) ~; ?7 I* U- G+ ~
( \8 _" U* Q. b9 ]' g/ ?
/ V5 I4 G: b, h" }+ E% \- x |
|