找回密码
 注册
关于网站域名变更的通知
查看: 265|回复: 1
打印 上一主题 下一主题

FPGA架构的功耗

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2018-12-25 10:08 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
FPGA架构的功耗
  `; D" p8 U9 F6 q( ]' r
1 m7 ^& K8 |* }9 C  e. v5 H. F
减少FPGA的功耗可带来许多好处,如提高可靠性、降低冷却成本、简化电源和供电方式、延长便携系统的电池寿命等。无损于性能的低功耗设计既需要有高功率效率的FPGA架构,也需要有能驾驭架构组件的良好设计规范。 ; Y+ D, V: R9 A; y# W9 A# M; X( S

4 o2 [/ @, o) ?$ G. x本文将介绍FPGA的功耗、流行的低功耗功能件以及影响功耗的用户选择方案,并探讨近期的低功耗研究,以洞察高功率效率FPGA的未来趋势。
! I# \: p  L) N2 Y! Y; [- l% m1 m! @) }2 {; f4 N5 g: |
功耗的组成部分 # y! q. h. P$ Q0 Q2 g3 @( N- Q  f
1 {7 ?2 H9 N8 W6 |# k
FPGA的功耗由两部分组成:动态功耗和静态功耗。信号给电容性节点充电时产生动态功耗。这些电容性节点可以是内部逻辑块、互连架构中的布线导线、外部封装引脚或由芯片输出端驱动的板级迹线。FPGA的总动态功耗是所有电容性节点充电产生的组合功耗。 $ a& ?5 a: n' Q' p' @& C  `2 q

  _2 ^+ Y. ?6 P% |- s& ^4 g静态功耗与电路活动无关,可以产生于晶体管漏电流,也可以产生于偏置电流。总静态功耗是各晶体管漏电功耗及FPGA中所有偏置电流之和。动态功耗取决于有源电容一侧,因而可随着晶体管尺寸的缩小而改善。然而,这却使静态功耗增加,因为较小的晶体管漏电流反而较大。因此静态功耗占集成电路总功耗的比例日益增大。 3 m- P* i  b) G0 v8 i- {

& z: l( {! G5 Q- _3 S3 k5 N# z
游客,如果您要查看本帖隐藏内容请回复

2 w- v3 R0 g+ w$ i$ O) e  @0 ^" g; m- H$ Q9 o0 m
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-7 01:34 , Processed in 0.140625 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表