TA的每日心情 | 开心 2019-11-19 15:19 |
---|
签到天数: 1 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
用Verilog语言实现奇数倍分频电路3分频、5分频、7分频 / K0 I, D' f5 F* {! \
2 a/ f. Y; W; i. I0 \0 q: y/ [/ u
分频器是FPGA设计中使用频率非常高的基本设计之一,尽管在目前大部分设计中,广泛使用芯片厂家集成的锁相环资源,如赛灵思(Xilinx)的DLL.来进行时钟的分频,倍频以及相移。但是对于时钟要求不高的基本设计,通过语言进行时钟的分频相移仍然非常流行,首先这种方法可以节省芯片内部的锁相环资源,再者,消耗不多的逻辑单元就可以达到对时钟操作的目的。另一方面,通过语言设计进行时钟分频,可以看出设计者对设计语言的理解程度。因此很多招聘单位在招聘时往往要求应聘者写一个分频器(比如奇数分频)以考核应聘人员的设计水平和理解程度。下面讲讲对各种分频系数进行分频的方法:* V* w# y- s# p& I8 D. O
5 _1 B7 `0 z+ l( b5 y$ x
第一,偶数倍分频:偶数倍分频应该是大家都比较熟悉的分频,通过计数器计数是完全可以实现的。如进行N倍偶数分频,那么可以通过由待分频的时钟触发计数器计数,当计数器从0计数到N/2-1时,输出时钟进行翻转,并给计数器一个复位信号,使得下一个时钟从零开始计数。以此循环下去。这种方法可以实现任意的偶数分频。/ P: n# v3 S* p8 @
/ G# ^' c/ N! }8 l
第二,奇数倍分频:奇数倍分频常常在论坛上有人问起,实际上,奇数倍分频有两种实现方法:
9 C! k3 s1 o1 y8 D+ ~首先,完全可以通过计数器来实现,如进行三分频,通过待分频时钟上升沿触发计数器进行模三计数,当计数器计数到邻近值进行两次翻转,比如可以在计数器计数到1时,输出时钟进行翻转,计数到2时再次进行翻转。即是在计数值在邻近的1和2进行了两次翻转。这样实现的三分频占空比为1/3或者2/3。; ?6 X# d. ]6 I; e
* ]8 I- g% q; s
如果要实现占空比为50%的三分频时钟,可以通过待分频时钟下降沿触发计数,和上升沿同样的方法计数进行三分频,然后下降沿产生的三分频时钟和上升沿产生的时钟进行相或运算,即可得到占空比为50%的三分频时钟。这种方法可以实现任意的奇数分频。归类为一般的方法为:对于实现占空比为50%的N倍奇数分频,首先进行上升沿触发进行模N计数,计数选定到某一个值进行输出时钟翻转,然后经过(N-1)/2再次进行翻转得到一个占空比非50%奇数n分频时钟。再者同时进行下降沿触发的模N计数,到和上升沿触发输出时钟翻转选定值相同值时,进行输出时钟时钟翻转,同样经过(N-1)/2时,输出时钟再次翻转生成占空比非50%的奇数n分频时钟。两个占空比非50%的n分频时钟相或运算,得到占空比为50%的奇数n分频时钟。
* \, K% _8 H) _" O
* U: I) T5 d6 Q- D0 X8 I) } 另外一种方法:对进行奇数倍n分频时钟,首先进行n/2分频(带小数,即等于(n-1)/2+0.5),然后再进行二分频得到。得到占空比为50%的奇数倍分频。下面讲讲进行小数分频的设计方法
* S* |+ T* T: _0 v8 ~) n
$ T( A6 p8 T* ^9 B/ e* | 第三,小数分频:首先讲讲如何进行n+0.5分频,这种分频需要对输入时钟进行操作。基本的设计思想:对于进行n+0.5分频,首先进行模n的计数,在计数到n-1时,输出时钟赋为‘1’,回到计数0时,又赋为0,因此,可以知道,当计数值为n-1时,输出时钟才为1,因此,只要保持计数值n-1为半个输入时钟周期,即实现了n+0.5分频时钟,因此保持n-1为半个时钟周期即是一个难点。从中可以发现,因为计数器是通过时钟上升沿计数,因此可以在计数为n-1时对计数触发时钟进行翻转,那么时钟的下降沿变成了上升沿。即在计数值为n-1期间的时钟下降沿变成了上升沿,则计数值n-1只保持了半个时钟周期,由于时钟翻转下降沿变成上升沿,因此计数值变为0。因此,每产生一个n+0.5分频时钟的周期,触发时钟都是要翻转一次.
8 h! }, D9 [5 _* B0 U2 P% d0 [# l; h
举例:用Verilog语言写的三分频电路
: w6 s3 G- F, G0 r- w9 g方法一:
& [& E2 B! a3 Q( a1 l* C) O//上升沿触发的分频设计2 l4 ^, K/ C# i
module three(clkin, clkout);
8 H& ?7 r+ u0 t' j( e( }" Xinput clkin;//定义输入端口; Q9 z7 |; p8 i( b
output clkout;//定义输出端?
! h' S" v b4 v% a1 v) j! }reg [1:0] step1, step;
. N* [1 d! @) r4 m$ salways @(posedge clkin)2 k( x: l$ t" j) q! j2 w0 N. d
begin
1 p3 z0 w% }. Gcase (step)
, o" D- s4 Q9 \- l1 U2'b00: step<=2'b01;
1 M. \ _2 B& T0 u$ Z1 c/ k2'b01: step<=2'b10;
, R5 B0 O; ~: h3 i: V! z+ K2'b10: step<=2'b00;
6 H' F# I! z$ P( rdefault :step<=2'b00;
$ n2 _% P/ g- C. {7 M' Kendcase! \2 z+ m- @' `
end
, a2 @) k& u" |1 y0 A7 i/ M5 Malways @(negedge clkin)
5 d& ]/ P6 ]$ s8 j1 S: T2 bbegin+ z$ P% x' O }2 N- E" |
case (step1)
3 R* |0 t( `/ N7 \( @7 m2 j2'b00: step1<=2'b01;& e8 P3 H; g1 C' x% y7 M
2'b01: step1<=2'b10;
+ K" x" R P+ t- M+ z0 |2'b10: step1<=2'b00;
& |. w% I3 q% L" y! U" \4 K" R+ Hdefault :step1<=2'b00;3 z( D0 S. }: c* N- a b+ X5 x6 Z, E
endcase
6 W7 o6 u2 g6 F% w1 N8 \* g3 ^8 N3 xend
' p0 u& m" S/ E8 F: O/ {, U7 Uassign clkout=~(step[1]|step1[1]);9 u& J& y8 s0 P$ r4 l/ H
endmodule
: s S2 \# ^2 I; F方法二:
: b# |8 y! _/ t( Y ~/ Q+ G// 如果duty cycle =50%, 可以第一个周期
& g* X' X; o, U9 s+ q9 |第二个周期输出原先clock,第三个周期输出低
# q9 b" k7 X: x* u3 k# b2 t这样可以实现三分频,& j8 W1 Q a: W6 Y( t6 R0 m
输出是占空比1:1的三分频.module three(clk,throut) ;
! s. U( {) t2 D# o7 d3 F2 B+ ninput clk ;% ?' f, C3 [; r& L
output throut;
8 }* d( Y. E5 }" ~1 y4 [/ |( qreg q1,q2,d,throut;- q# U# C, z" O+ f
always @(posedge clk)
" ~4 g& L( Z0 bif(!d): ]$ U( l. p+ C: }) I4 m. i
q1=1'b1;
% U: `' u. C G! g) x# @( e8 Melse% Y8 h& B C9 K- ^. K# h2 T' p, G
q1=~q1 ;2 S: d) ^# }, e/ X; o% p' b$ c
always @(negedge clk)
$ L( m+ T3 g" m0 Oif(!d)
+ E W# ?3 F+ V8 L2 H/ L# i( w* d. Fq2=1'b1;
0 ~* [' R- ^- k5 A/ C( J* e( N7 @else
3 G }0 g" a* M; X- q5 qq2=~q2 ;2 N+ Q0 V# v- w
always @(q1 or q2): S0 @; }" f4 h' V6 t$ L v9 x$ k
d=q1&q2 ;
0 o. a- M( @# q% I% O5 ~always @(posedge d)* S& S) }5 l: P% B( n$ Y! X
throut=~throut;7 K5 C+ \4 @: m* q* A
endmodule2 x# [- G, o3 [
用Verilog语言写五分频电路,占空比为50%:module div_5 ( clkin,rst,clkout );
2 g# k+ j& j$ v. d( [input clkin,rst;
% r% f# g( @7 O5 {+ }4 q$ g# \, o" Routput clkout;
$ T4 y! e T/ Q8 n' ~2 Wreg [2:0] step1, step2;
5 ?( _8 B/ k/ \1 X! H: Lalways @(posedge clkin )
4 }! ~) c8 v: [6 X( M) l! A) uif(!rst)" m" J9 ~* u: |, C: q6 s2 g
step1<=3'b000;% [; B& I5 j0 O w- m0 _
else# ]6 z" z* b' d0 G+ E
begin0 @' V4 r0 q3 G9 h% g6 U
case (step1)
6 R1 l8 B( m1 g4 f4 e2 @3'b000: step1<=3'b001;
5 g3 ^. Y( T9 O& {. c# Q3'b001: step1<=3'b011;
. ^3 w6 g/ K0 i' R. k' o! c/ Z C3'b011: step1<=3'b100;
% g& H, R+ M& }7 q3'b100: step1<=3'b010;+ }$ k: e! t5 R
3'b010: step1<=3'b000;
) s# ?# h, d" \( I8 {default:step1<=3'b000;
' w+ f( ^. S4 `. Qendcase4 s V' q; s8 C$ ^5 D- q
end
, z/ @4 s- I" p# Kalways @(negedge clkin )5 P3 `0 r5 M$ t2 o
if(!rst)
% s4 W( [3 B% B# u. kstep2<=3'b000;9 B' V9 w6 Q8 `* ]' L# @
else6 i) x) _' ?: E
begincase (step2)
* _$ H" e3 n# B0 h o, y5 u3'b000: step2<=3'b001;
- U8 D7 l# Q; b0 K/ \3'b001: step2<=3'b011; K: X; N( b {0 F7 y
3'b011: step2<=3'b100;0 |) E+ B: {1 \# c# f) {5 n- [! J
3'b100: step2<=3'b010;
) Z2 z1 B: J3 v3'b010: step2<=3'b000;; n7 \9 j2 k" ^3 j$ g3 V! Y
default:step2<=3'b000;
9 w) H# g& n n5 sendcase. @! z; o) |- \& H
end
" \4 t4 \4 E- T1 D: I- w4 bassign clkout=step1[0]|step2[0];) G/ s* k5 v" r# z2 e
endmodule# f, ^) r3 v" ~4 n
' @9 m, n) y6 l) @7 W
|
|