EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 Diabloa 于 2018-10-26 10:24 编辑
+ `/ \$ l, Y4 T o0 \1 v) m* R- N! f6 x1 k, Z- g
( @" t" R, L0 R- kAXI总线协议资料整理 & l7 e! }/ \/ ^/ _8 `( K
第一部分: 1、AXI 简介:AXI (Advanced eXtensible InteRFace)是一种总线协议,该协议是ARM公司提出的AMBA(Advanced Microcontroller Bus Architecture)3.0协议中最重要的部分,是一种面向高性能、高带宽、低延迟的片内总线。它的地址/控制和数据相位是分离的,支持不对齐的数据传输,同时在突发传输中,只需要首地址,同时分离的读写数据通道、并支持显著传输访问和乱序访问,并更加容易就行时序收敛。AXI 是AMBA 中一个新的高性能协议。AXI 技术丰富了现有的AMBA 标准内容,满足超高性能和复杂的片上系统(SoC)设计的需求。2、 AXI 特点: 单向通道体系结构。信息流只以单方向传输,简化时钟域间的桥接,减少门数量。当信号经过复杂的片上系统时,减少延时。 支持多项数据交换。通过并行执行猝发操作,极大地提高了数据吞吐能力,可在更短的时间内完成任务,在满足高性能要求的同时,又减少了功耗。 独立的地址和数据通道。地址和数据通道分开,能对每一个通道进行单独优化,可以根据需要控制时序通道,将时钟频率提到最高,并将延时降到最低。 第二部分: 本部分对AXI1.0协议的各章进行整理。 第一章 本章主要介绍AXI协议和AXI协议定义的基础事务。 1、 AXI总线共有5个通道分别是read address channel 、 write address channel 、 read data channel 、 write data channel、 write response channel。每一个AXI传输通道都是单方向的。 2、 每一个事务都有地址和控制信息在地址通道(address channel)中,用来描述被传输数据的性质。 3、 读事务的结构图如下: 9 p$ g8 s( p5 H( z4 }1 D3 N, H
; Z% s9 u: Y. O3 M1 z( p& p
& \( h& [: e2 n) ]
+ d Q" D! o, M0 S2 m$ x
& g9 Q$ {" n6 |$ l
# ^$ I4 T# B3 |7 R |