找回密码
 注册
关于网站域名变更的通知
查看: 522|回复: 3
打印 上一主题 下一主题

FPGA系统的集成式电源管理单元简化

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2018-10-17 09:16 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
FPGA系统的集成式电源管理单元简化
   医疗和仪器设备(如便携式超声设备和手持式仪器)的趋势也是尺寸越来越小,要求在更小的面积上以更有效的方式为FPGA、处理器和存储器供电。典型的FPGA和存储器设计需要密度非常高的电源,它能以快速瞬变响应输送大电流以便为内核和I/O电源轨供电,同时通过低噪声轨为锁相环(PLL)等片内模拟电路供电。电源时序至关重要,应确保FPGA在存储器使能之前上电并运行。带精密使能输入和专用电源良好输出的稳压器支持电源时序控制和故障监控。电源设计师通常希望将同一电源IC用在不同应用中,因此,必须能够改变电流限值。这种设计重用可大幅缩短产品上市时间——任何新产品开发流程中的关键要素之一。, {1 O: @( m& O/ m1 |3 w* N- ?+ }
  考虑具有112 V输入和5路输出的FPGA的多轨电源管理常见设计规格:( t5 _4 W/ s# U  U0 z
  内核电轨:1.2V (4 A)
0 }+ y5 F$ p' Z3 S2 k( d
  辅助电轨:1.8V (4 A)
$ n, ?, g+ o6 Y- K) c
  ●I/O电轨:3.3V (1.2A)
9 q1 ]2 K4 D# A* B  I6 g7 z
  ●DDR存储器电轨:1.5V (1.2A)
, @# H) K" x+ w
  时钟电轨:1.0V (200mA)$ t* s' |* @2 y; ^/ J7 J; ?/ ^
  FPGA供电应用实例: Y& }* _  m: a
  
  典型的分立方案有4个开关稳压器连接到12 V输入轨。 一个开关稳压器的输出预调节LDO以降低功耗。 另一种方法是使用一个稳压器将12 V输入降压至5 V中间轨,然后再经调节以产生所需的各个电压。 该方案的成本较低,但由于采用两级电源转换,效率也较低。 在以上两种方案中,各稳压器都必须独立使能,因此,可能需要一个专用电源时序控制器来控制电源的时序。 噪声可能也是一个问题,除非所有开关稳压器都能同步以降低拍频。
& z0 a& m3 e" F! \2 i
  将多个降压调节器和LDO集成到单个封装中,可显著缩小电源管理设计的总体尺寸。 此外,与传统分立方案相比,智能型集成解决方案具有许多优势。 减少分立元件数目可大幅降低设计的成本、复杂度和制造成本。 集成电源管理单元(PMU) ADP505x系列可在单个IC中实现所有这些电压和功能,所用PCB面积和元件大幅减少。
4 {0 y  N; X/ Z# D1 L/ W+ F, w( ?& d
  为了最大程度地提高效率,各降压调节器均可直接从12V电压供电,从而无需预调节器级。 降压调节器12具有可编程电流限值(4A2.5A1.2A),因此电源设计师可以快速轻松地为新设计改变电流,大大缩短开发时间。 LDO可由其中一个降压调节器供电,提供低噪声1 V电源轨用于噪声敏感的模拟电路。# Y) q. X6 e, w
  某些设计中,两者都很重要: 对较高电流轨使用较低的开关频率以提供最高电源效率,对较低电流轨使用较高的开关频率以缩小电感尺寸和实现最小的PCB面积。 主开关频率提供一个2分频选项,允许ADP5050以两种频率工作。 降压调节器13的开关频率可通过I2C端口设置为主开关频率的一半。
5 J. a% h# d8 [6 N5 {( w& L, B+ K

该用户从未签到

3#
发表于 2019-7-24 16:54 | 只看该作者
FPGA系统的集成式电源管理单元简化

该用户从未签到

4#
发表于 2022-11-13 17:13 | 只看该作者
FPGA系统的集成式电源管理单元简化
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-20 20:21 , Processed in 0.125000 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表