找回密码
 注册
关于网站域名变更的通知
查看: 4006|回复: 10
打印 上一主题 下一主题

OrCAD Capture建多引脚原理图封装

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2018-9-18 11:08 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
现在使用的很多FPGA都是几百上千的引脚,我们在画原理图封装时如果使用手动画很容易出差,现在告诉大家一个快捷的方法。
; b# d+ s4 j9 U& x6 [& e在xilinx官网上下载------pkg.csv文件。
  D: L& k" S$ Jorcad capture 中新建library文件。/ J3 `1 Y7 o+ {! L% ~% X1 |( l& ]
& W% B* Q& b' E& A# s! t) M$ e6 }
7 A# n  w4 @* Q6 p

9 F5 ~/ U* O: a4 d  F! U2 H在.olb文件下选择New Part From Spreadsheet2 L7 T0 H- z! t+ s4 d

0 W; n' z5 p0 r  Z+ `7 D. D 8 p5 W0 i+ b: _: B! i
出现的界面里面 Part name 栏中输入器件的名字;
8 P! a* i+ h3 q/ E0 R1 qNo.of sections 栏中输入器件需要分成几部分;% V: T/ T4 _9 s8 }" `/ T# E/ T
part Ref Prefix 栏中输入器件的标号,如芯片为U,电阻为R,电容为C;
" I& g4 T/ @$ s6 w  q8 ?part Numbeing 栏中有两个选项Numeric和alphabetic.如过选择Numeric器件标号后缀为数字如U?1,如选择alphabetical器件的标号后缀为字母如u?A
3 J9 S4 g. v& x4 J$ z" v5 V- Z& z
: L% s5 Y# {" [# o+ p9 W' v0 a然后把CSV文件中的数据按照列分别拷贝到下列表格中, {2 H0 F# @3 k2 q- ^
8 d, }$ h  k- q7 @( V2 {
下表是我建的6slx16csg324的器件:
* a0 P; X' ?0 K; z5 N0 | " Z* D2 P6 U- @2 F
* N: ^+ P, [# W  j& t6 U" R
然后直接点save就可以了: V8 w5 ~; c! o

( p0 `' j+ l+ i' X. b7 P; g
0 ]0 {4 ^" T% \# L/ e

该用户从未签到

推荐
 楼主| 发表于 2018-9-18 11:41 | 只看该作者
yangjinxing521 发表于 2018-9-18 11:17+ l  q3 J2 _7 i. n' G; c: M6 Q
官方肯定有做好的了,干嘛还要自己做。要不到的话,说明 。。。。
( l% e9 w* w7 L0 y
XILINX 的FPGA就没有做好的封装。2 s; U; \# e2 k) Y5 b+ L0 t
  • TA的每日心情
    奋斗
    2025-11-5 15:02
  • 签到天数: 126 天

    [LV.7]常住居民III

    3#
    发表于 2018-9-18 11:17 | 只看该作者
    官方肯定有做好的了,干嘛还要自己做。要不到的话,说明 。。。。

    点评

    有很多芯片官方都找不到现成的,有些海思芯片很多管脚,但是又在官网下不到封装。  详情 回复 发表于 2018-9-18 11:44
    XILINX 的FPGA就没有做好的封装。  详情 回复 发表于 2018-9-18 11:41

    该用户从未签到

    5#
     楼主| 发表于 2018-9-18 11:44 | 只看该作者
    yangjinxing521 发表于 2018-9-18 11:17- g3 e1 v: f% L$ h- d
    官方肯定有做好的了,干嘛还要自己做。要不到的话,说明 。。。。

    , s% E& U6 u" n1 G# f5 v有很多芯片官方都找不到现成的,有些海思芯片很多管脚,但是又在官网下不到封装。
    $ O7 {; p$ m$ I5 e/ O$ a% E+ @
  • TA的每日心情
    开心
    2021-8-19 15:42
  • 签到天数: 21 天

    [LV.4]偶尔看看III

    6#
    发表于 2018-9-20 12:17 | 只看该作者
    不错,好方法!
  • TA的每日心情
    开心
    2022-4-25 15:33
  • 签到天数: 256 天

    [LV.8]以坛为家I

    7#
    发表于 2018-10-1 23:51 来自手机 | 只看该作者
    厉害了我的哥
  • TA的每日心情
    开心
    2020-3-16 15:23
  • 签到天数: 7 天

    [LV.3]偶尔看看II

    9#
    发表于 2019-12-16 17:58 | 只看该作者
    像官网如何没有excel提供的pin文档,那么几百个引脚应该有什么便捷的办法去制作原理图封装呢?几百个做起来不光是做出来就好了,起码还得有人去审核是否作对了,不然一个板子打错了,费时又费力
  • TA的每日心情
    开心
    2024-2-21 15:59
  • 签到天数: 313 天

    [LV.8]以坛为家I

    10#
    发表于 2019-12-16 18:14 | 只看该作者
    用Cadence自带的Library Buider也很快,只要有PDF版的器件管脚说明就能建。
    6 [2 g4 t0 m0 E& |& B8 F, p
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-5 19:29 , Processed in 0.171875 second(s), 28 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表