找回密码
 注册
关于网站域名变更的通知
查看: 4045|回复: 19
打印 上一主题 下一主题

RTL8211E时钟问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2018-8-27 20:36 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
RTL8211E测量clk只有65M,TXCLK和RXCLK都只有1.3M,这是什么情况,看规格书都没有这些频率,电源和其他地方都没什么问题,电路也是参考设计,大家有知道怎么回事的吗?
3 M  M4 l& _3 w( {, Q6 A$ |! J4 ]. v, G) Z3 K* j* N0 K; ^5 t, B

该用户从未签到

推荐
发表于 2018-9-1 14:06 | 只看该作者
如果走RGMII, 那么根据1000/100/10M,不同的速率,时钟频率不一样, 如果走SGMII, 那么时钟一直是125M

该用户从未签到

推荐
发表于 2018-8-28 10:48 | 只看该作者
千兆以太网PHY芯片吧,遇到问题,先口中念叨一句:电源/时钟/复位。(1)电源先检查一下,电压都对不,时序对不对?(2)时钟,检查一下系统时钟对不对?一般而言有一个25M的晶体,或者一个125M COMS时钟的,可以量一量,对不对。(3)检查一下复位是不是已经拉高了,有没有一直被压着?(4)RGMII存在一个CLK和data之间有一个多少的延时来着?看是谁内部做,不要做重复了。data线的等长做了没?就看看相关连接了,变压器有没有虚焊?

点评

黄大神,终于看到你了,果然是专业的  详情 回复 发表于 2018-8-28 14:52

该用户从未签到

推荐
发表于 2018-8-31 09:00 | 只看该作者
适配过程中 T/R时钟是要跳变的,正常。但是一直跳来跳去说明适配不成功,看下是不是你MAC和PHY端RGMII的CLK-DATA的delay配置,就会导致边沿错开,数据无法解析。
. a, Q% u$ Q$ L% X3 L5 _, ~3 X& O然后测试外部端口不要接同样的8211,接电脑测试,我记得貌似配置哪里不对,有同型号不能link的问题.6 @; H& w7 w) v8 Z+ Y
有问题再反馈了,目前描述不够

该用户从未签到

2#
 楼主| 发表于 2018-8-28 09:42 | 只看该作者
早上有倒腾了一下,现在时钟是125MHz,但TX和RX clk是跳变的,2.5M,25M,米娜有遇到过吗?

该用户从未签到

3#
发表于 2018-8-28 10:00 | 只看该作者
电源和其他地方都没什么问题,电路也是参考设计,

; R0 S3 S3 \! c; k: {你都说没问题,别人怎么知道。

该用户从未签到

4#
 楼主| 发表于 2018-8-28 10:12 | 只看该作者
huo_xing 发表于 2018-8-28 10:00
, x, U/ h. y+ B) C你都说没问题,别人怎么知道。
' g, h3 v9 M3 P8 |) `8 v
: n! Q+ {+ Q2 n% M8 M( A

该用户从未签到

6#
发表于 2018-8-28 10:48 | 只看该作者
RTL8211E datasheet; V8 M2 O* h5 @5 ^: k: ]
這段敘述可以解決你的問題嗎?
, S  G* M5 F3 TTXC/RXC: The transmit reference clock will be 125 MHz, 25MHz, or 2.5MHz depending on speed.. Z$ V/ `1 S1 ~7 \" ]9 i4 a3 q- d

4 f, N& p1 D( ^' M8 X

RTL8211E.png (118.6 KB, 下载次数: 2)

RTL8211E.png

该用户从未签到

7#
 楼主| 发表于 2018-8-28 14:52 | 只看该作者
bluskly 发表于 2018-8-28 10:48
( }7 Z% [. s$ i( h( F3 ]* T千兆以太网PHY芯片吧,遇到问题,先口中念叨一句:电源/时钟/复位。(1)电源先检查一下,电压都对不,时序 ...
) z1 {; p! `8 w; v- S' E6 f5 t
黄大神,终于看到你了,果然是专业的
. r2 m6 w. ?# _! Y, }3 s- v/ r

该用户从未签到

8#
发表于 2018-8-29 10:28 | 只看该作者
是不是在 进行网络自动适配啊,不专业的讲,PHY芯片应该会自适应外部网络速率,好久不搞网络了记不太清了

该用户从未签到

9#
发表于 2018-8-29 12:56 | 只看该作者
查一下1.05V那块的电源布局布线,如果是用的芯片自身产生的1.05V,那么对VDDREG的布线要求非常高,先要够宽,电容要够大(10uF),电容离引脚要够近,如果外部供的1.05V,主要就是电源的跟随性要好

该用户从未签到

10#
发表于 2018-8-29 12:58 | 只看该作者
多说一句,1.05V供电这块,用万用表是没法测出问题的,如果是芯片自己产生1.05V的,可以考虑断掉输出端的电感,外接一个1.05V进来看看频率是否还跳变

该用户从未签到

11#
发表于 2018-8-30 13:25 | 只看该作者
问题解决了吗?能否加个微信,有事请教

该用户从未签到

14#
发表于 2021-7-6 12:01 | 只看该作者
我在调试RTL8211的时候遇到了和您同样的问题,clk只有65M,TXCLK和RXCLK都只有1..25M,想问问您是怎么解决的呀

该用户从未签到

15#
发表于 2021-7-6 15:15 | 只看该作者
想有偿求指导
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-19 00:22 , Processed in 0.140625 second(s), 29 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表