找回密码
 注册
关于网站域名变更的通知
查看: 602|回复: 10
打印 上一主题 下一主题

有关视频转换IC(串转并 并转串)的测试方法

[复制链接]
  • TA的每日心情
    奋斗
    2019-11-28 15:36
  • 签到天数: 2 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2018-5-22 16:45 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    现在公司产品是串转并  输入端3组差分有做等长,从芯片出来的并(RGB)没有做等长,有屏闪的情况,现在想找个有关这个视频转IC 从输入端到输出端的测试方法,高手赐教: m/ y. h! Z9 S; `; T9 k
  • TA的每日心情
    奋斗
    2021-3-10 15:58
  • 签到天数: 11 天

    [LV.3]偶尔看看II

    4#
    发表于 2018-5-24 13:30 | 只看该作者
    “从芯片出来的并(RGB)没有做等长”,那和时钟线相比,数据线长度差多少?另外一个问题,可以尝试把分辨率降低,这样对时序要求就相对低一点,是否仍然有闪屏。

    点评

    目前解决办法是软件降低频率,之前没有拿到客户工作环境测试都是ok的,装上他们的机器,在操作环境使用就闪屏,现在就想知道是哪里的干扰导致,所以求一个测试这种视频转换IC的测试方法,知道是串 差分线端被干扰,  详情 回复 发表于 2018-5-24 15:09
  • TA的每日心情
    奋斗
    2019-11-28 15:36
  • 签到天数: 2 天

    [LV.1]初来乍到

    5#
     楼主| 发表于 2018-5-24 15:09 | 只看该作者
    xbin 发表于 2018-5-24 13:306 Y( y5 r8 T9 M7 s
    “从芯片出来的并(RGB)没有做等长”,那和时钟线相比,数据线长度差多少?另外一个问题,可以尝试把分辨 ...
    % j7 i% l7 B% W7 m' Y4 [
    目前解决办法是软件降低频率,之前没有拿到客户工作环境测试都是ok的,装上他们的机器,在操作环境使用就闪屏,现在就想知道是哪里的干扰导致,所以求一个测试这种视频转换IC的测试方法,知道是串 差分线端被干扰,还是输出 并 端收到干扰2 ~* y7 A7 p( z6 f+ I/ \% k

    点评

    测试方法?芯片都不知道怎么建议?  详情 回复 发表于 2018-5-24 16:02
  • TA的每日心情
    奋斗
    2021-3-10 15:58
  • 签到天数: 11 天

    [LV.3]偶尔看看II

    6#
    发表于 2018-5-24 16:02 | 只看该作者
    DIY民工 发表于 2018-5-24 15:09
    - C, c$ y* P; K) |目前解决办法是软件降低频率,之前没有拿到客户工作环境测试都是ok的,装上他们的机器,在操作环境使用就 ...

    6 o; j& [3 A" U  L测试方法?芯片都不知道怎么建议?! W) q3 T2 k) k% ?

    点评

    芯片手册上就给一些时序图  详情 回复 发表于 2018-5-25 08:54
  • TA的每日心情
    奋斗
    2019-11-28 15:36
  • 签到天数: 2 天

    [LV.1]初来乍到

    7#
     楼主| 发表于 2018-5-25 08:54 | 只看该作者
    xbin 发表于 2018-5-24 16:02# b' @; u7 y! X9 R4 B' ^* N
    测试方法?芯片都不知道怎么建议?
    : c; g) g% B+ I* r6 M" e7 t
    芯片手册上就给一些时序图
    , y: R% e( ?0 F! v! a' q

    该用户从未签到

    8#
    发表于 2018-5-25 20:16 | 只看该作者
    降低分辨率可以的话,或许跟等长有关系。) K" Z* F$ w6 {. i% ^
    芯片给了时序图,就按照时序图测试就可以了,差分对的不好测,测下信号质量就行了;测RGB就行了,测试RGB关于CLK的时序是否满足芯片建立保持时间。( ^9 p/ @2 e& i! h/ u0 e
    另外,查看下PCB,对比下RGB与CLK的走线长度大致差多少。

    点评

    谢谢你的详细解答,大概明白怎么测试了  详情 回复 发表于 2018-5-31 14:07
  • TA的每日心情
    奋斗
    2019-11-28 15:36
  • 签到天数: 2 天

    [LV.1]初来乍到

    9#
     楼主| 发表于 2018-5-31 14:07 | 只看该作者
    ABCDJ 发表于 2018-5-25 20:161 d8 g4 Z  ^# B; f* V$ {* T
    降低分辨率可以的话,或许跟等长有关系。8 m" z& T( q: V1 z
    芯片给了时序图,就按照时序图测试就可以了,差分对的不好测,测 ...

    1 d) |6 h$ G5 {; a谢谢你的详细解答,大概明白怎么测试了% r" L/ _# h* c" T5 s8 f
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-10-31 18:36 , Processed in 0.156250 second(s), 31 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表