找回密码
 注册
关于网站域名变更的通知
查看: 1742|回复: 5
打印 上一主题 下一主题

PCB设计中的伴地设计到底是好是坏

[复制链接]

该用户从未签到

1#
发表于 2017-3-31 11:31 | 只看该作者
控制好阻抗,伴地设计是否可以认为是人为地提供了最小回路,加了屏蔽,好处多多
  • TA的每日心情
    郁闷
    2019-11-30 15:50
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2017-3-31 22:30 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    PCB设计中的伴地设计到底是好是坏
    0 v2 i# W& j( A! T" Z

    该用户从未签到

    3#
    发表于 2017-3-31 23:55 | 只看该作者
    像差分的伴地孔肯定是有好处的,做过仿真验证过得,可以提高换层处的阻抗跌落!

    该用户从未签到

    4#
    发表于 2017-4-1 08:39 | 只看该作者
    应该是好处多多,要不也不会优先推荐地

    该用户从未签到

    5#
    发表于 2017-4-1 08:52 | 只看该作者
    射频模拟信号包地和常见,可以有效提高信号质量。
  • TA的每日心情

    2020-4-16 15:19
  • 签到天数: 5 天

    [LV.2]偶尔看看I

    6#
    发表于 2017-4-5 16:31 | 只看该作者
    是说包地吗?觉得没必要,叠层间距都很小了也就几个MIL,你包个地最少也要15MIL以上对阻抗影响才很小,要不阻抗就白做了。没好处。两层板那就要包地了。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-10-5 02:46 , Processed in 0.109375 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表