|
|
本帖最后由 kobeismygod 于 2016-7-9 23:41 编辑
S, O8 @3 l' x5 e4 B6 b
' u" L0 }, ], i& R我理解Q45,Q43的作用是与非门逻辑,PG和power OK信号都为高电平时,两个串联的管子都导通,进而Q44的三极管B极拉低,open drain 输出高电平。Q42相当于反向器,把输入信号取反,再通过Q41与Q44并联形成与门。以上这样的逻辑,我们在控制系统电源上电时序上用过,不过是NMOS,输入信号电平1.8V就可以。
* s6 F% R- v$ d你纠结的应该就是两个三极管相连处的电压,我看到上管的C极有一个4.7K的电阻,而电源电压只有3.3V,最大的负载电流也只有3.3V/4.7K=0.7ma,也就是说只要很小的Ibe就会让管子就饱和(假设管子直流放大系数为100),同样下管也将会工作在饱和状态,那么VCEsat=0.3V,两管相连的地方的电压基本和接地没多大差别,所以你上管的B集电压也不用多大就能让上管导通。7 \% r$ t% A4 z) o5 B _+ N' J
以上只是个人粗浅的理解,如有不对的地方还请不吝指教。 |
|