找回密码
 注册
关于网站域名变更的通知
查看: 1409|回复: 13
打印 上一主题 下一主题

ddr2地址线加匹配电阻,数据线加匹配电阻

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2016-6-8 16:24 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我看了有些人的板在ddr2地址线加匹配电阻,数据线不加。有的人在数据线加匹配电阻地址线不加,到底应该在那里加的,请教各位了

该用户从未签到

2#
发表于 2016-6-8 18:02 | 只看该作者
关键看时序要求,只要能满足时序要求就可以不加,一般参考手册来做

该用户从未签到

5#
 楼主| 发表于 2016-6-13 16:55 | 只看该作者
是参考DDR芯片的手册还是参考MCU的手册呢

该用户从未签到

6#
发表于 2016-6-19 13:03 | 只看该作者
关键看时序要求,只要能满足时序要求就可以不加

该用户从未签到

7#
发表于 2016-6-20 10:06 | 只看该作者
一拖四或者更多时最好加上

该用户从未签到

8#
发表于 2016-6-21 10:47 | 只看该作者
参考DDR手册来
  • TA的每日心情
    开心
    2020-5-19 15:39
  • 签到天数: 10 天

    [LV.3]偶尔看看II

    9#
    发表于 2016-6-21 14:18 | 只看该作者
    如果要加的话是加给地址线,数据线几乎没有加匹配电阻的

    该用户从未签到

    10#
    发表于 2016-7-20 23:15 | 只看该作者
    数据线也要加,一般是10欧姆$ v, ^* |; c* t

    该用户从未签到

    11#
    发表于 2016-9-13 04:16 | 只看该作者
    数据线加匹配电阻那是PCB阻抗控制不对,加了之后信号和噪声的幅度都会减小1 t# x5 k* |1 A$ U

    该用户从未签到

    12#
    发表于 2016-11-26 15:32 | 只看该作者
    DDR都有支持ODT,这样板上就不需要再预留了,节省了器件和面积,便于走线,CA上加主要是fly by的走线引起较多stub的原因,如果不是1对多的拓扑也可以不加的。

    该用户从未签到

    13#
    发表于 2016-12-1 15:09 | 只看该作者
    根据CPU端口而定吧

    该用户从未签到

    14#
    发表于 2016-12-6 17:04 | 只看该作者
    1002925094      
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-20 16:43 , Processed in 0.125000 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表