找回密码
 注册
查看: 6193|回复: 10
打印 上一主题 下一主题

差分线等长重要还是等距重要

[复制链接]
  • TA的每日心情
    难过
    2021-11-12 15:14
  • 签到天数: 2 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2015-10-26 09:53 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    如题,差分线等长重要还是等距重要啊,要打过孔的差分线怎么走, E$ _$ Q  w. Y6 m! ]  i

    该用户从未签到

    推荐
    发表于 2015-10-26 10:56 | 只看该作者
    具体情况具体分析,同场合的需求是不一样的,根本没有什么必然关系,一切要按指标来。 以太网是串行接口,最大传输距离100m,5类线的每对间的最大延迟误差指标是50ns@100m,PCB走线长度那一点点差异相对于线缆简直就是毛毛雨,设计上更注重阻抗匹配,降低损耗,等间距重要。 DDR内存就不一样了,因为是并行接口,数据位要求和时钟严格同步,而传输距离并不长,所以等长比差分更重要。过孔越少越好。

    点评

    打完过孔肯定会发生不匹配,其实要求没有那么严格,想要严格做阻抗控制你可以做仿真  详情 回复 发表于 2015-10-26 21:55
    打了过孔感觉就不等距了,怎么办  详情 回复 发表于 2015-10-26 13:08

    该用户从未签到

    3#
    发表于 2015-10-26 11:00 | 只看该作者
    这个问题其实本身就是个错误,一定是经验主义,等长是为了等相位,而不至于差分作用体现不出来;等距是为了阻抗不变化,保持阻抗的一致性;via的话就对称打就好啦。

    点评

    谢谢 ,打过孔距离就变化了 阻抗就不匹配了啊  详情 回复 发表于 2015-10-26 13:10
  • TA的每日心情
    难过
    2021-11-12 15:14
  • 签到天数: 2 天

    [LV.1]初来乍到

    4#
     楼主| 发表于 2015-10-26 13:08 | 只看该作者
    12345liyunyun 发表于 2015-10-26 10:56
    0 K+ t0 ~% k2 T2 u9 @0 b, n( p具体情况具体分析,同场合的需求是不一样的,根本没有什么必然关系,一切要按指标来。 以太网是串行接口, ...
    : f$ e# P- H; c6 Y
    打了过孔感觉就不等距了,怎么办9 G7 u4 [) r* _$ k, L. L
  • TA的每日心情
    难过
    2021-11-12 15:14
  • 签到天数: 2 天

    [LV.1]初来乍到

    5#
     楼主| 发表于 2015-10-26 13:10 | 只看该作者
    菩提老树 发表于 2015-10-26 11:00
    $ p5 R. J0 ]* _2 H这个问题其实本身就是个错误,一定是经验主义,等长是为了等相位,而不至于差分作用体现不出来;等距是为了 ...
    ! N: F! @3 R4 `, T6 r8 j) C2 t) g
    谢谢 ,打过孔距离就变化了 阻抗就不匹配了啊
    0 [" |* y9 |% d1 d4 D: `% M

    点评

    这个是必然的,所以说via需要做阻抗处理。  详情 回复 发表于 2015-10-26 14:29

    该用户从未签到

    6#
    发表于 2015-10-26 14:29 | 只看该作者
    fanchenydj 发表于 2015-10-26 13:10! p4 s( ?1 x  {6 t1 y+ Q
    谢谢 ,打过孔距离就变化了 阻抗就不匹配了啊
    0 A4 q4 J  R$ O! y3 z. ]3 Q6 M" m& }
    这个是必然的,所以说via需要做阻抗处理。

    点评

    via 要怎么做阻抗处理啊  详情 回复 发表于 2015-10-26 16:58
  • TA的每日心情
    难过
    2021-11-12 15:14
  • 签到天数: 2 天

    [LV.1]初来乍到

    7#
     楼主| 发表于 2015-10-26 16:58 | 只看该作者
    菩提老树 发表于 2015-10-26 14:29( B: E# l7 X3 |% V$ f# `2 B9 V5 S
    这个是必然的,所以说via需要做阻抗处理。

    9 t0 Z+ `7 \2 ?7 U( Dvia 要怎么做阻抗处理啊
    6 r% G, Z3 `# M6 V2 o8 X

    点评

    这个需要你做一些via的仿真或者是测试才能确定。比如用多大drill,多大的pad,多大的anti-pad等等  详情 回复 发表于 2015-10-26 17:03

    该用户从未签到

    8#
    发表于 2015-10-26 17:03 | 只看该作者
    fanchenydj 发表于 2015-10-26 16:581 b8 {0 m; Z0 Q/ ~
    via 要怎么做阻抗处理啊
    , Y8 [2 U: X0 {5 K: p
    这个需要你做一些via的仿真或者是测试才能确定。比如用多大drill,多大的pad,多大的anti-pad等等

    该用户从未签到

    9#
    发表于 2015-10-26 21:55 | 只看该作者
    12345liyunyun 发表于 2015-10-26 10:56# H+ a9 a/ a2 n; a" z+ V
    具体情况具体分析,同场合的需求是不一样的,根本没有什么必然关系,一切要按指标来。 以太网是串行接口, ...

    2 l2 f7 {" Z# K# ]: O+ i7 u1 m2 B打完过孔肯定会发生不匹配,其实要求没有那么严格,想要严格做阻抗控制你可以做仿真4 k9 f% S* `* T: U- V! _- c

    点评

    谢谢  详情 回复 发表于 2015-10-27 08:35
  • TA的每日心情
    难过
    2021-11-12 15:14
  • 签到天数: 2 天

    [LV.1]初来乍到

    10#
     楼主| 发表于 2015-10-27 08:35 | 只看该作者
    12345liyunyun 发表于 2015-10-26 21:55  \) O- ?( Q+ u9 W! v
    打完过孔肯定会发生不匹配,其实要求没有那么严格,想要严格做阻抗控制你可以做仿真
    3 F  b) F* ~5 ~. w! O7 @+ X! q
    谢谢
    6 o, S, I) w# r: S0 Y
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2026-5-7 20:29 , Processed in 0.187500 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表