找回密码
 注册
关于网站域名变更的通知
查看: 1094|回复: 4
打印 上一主题 下一主题

FPGA电源分割的问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2014-11-18 17:33 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
请问大侠们,FPGA的电源分割,FPGA里割线要多少个mil?10mil够吗?clearence设置为12mil是否可以,一般最小可以做到多少个mil?
5 d7 t% D2 Y9 H9 W* n4 ?

该用户从未签到

2#
发表于 2015-1-11 16:06 | 只看该作者
10mil差不多了 虽然有些板厂可以做得更近一些 不过你想想小于0.2mm的间距加工起来多么烦人呢

该用户从未签到

3#
发表于 2015-1-12 11:39 | 只看该作者
一般工厂间距都可以做到0.15,再小就不建议了。

该用户从未签到

4#
发表于 2015-1-14 10:31 | 只看该作者
有些间距20mil 要看电源要求了

该用户从未签到

5#
发表于 2015-1-15 10:21 | 只看该作者
BGA的芯片,在PCB层数不多的情况下,要是间距太大有可能走不通。我现在做0.15的间距没有任何问题,已经量产工作两年。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-5 17:56 , Processed in 0.125000 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表