|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
越来越多的I/O 引脚数和标准,以及越来越多不实用的板级原理图符号,要求有一个一致且有效的方案,来拉近板级设计和FPGA设计世界之间的距离;FPGA是完全可配置的!但是–FPGA引脚交换并未内置到库组件中
h6 q. t! y, t0 T( a& V交换规则是与设计相关而非器件相关% q, E+ Q+ K& a! W. p8 U( ~3 o
手动分配容易出错
5 Y+ F6 `6 B; n+ n6 {9 |6 [IO Designer添加了引脚交换规则来实现PCB布局引脚优化
a" O2 u- c/ `新型FPGA 技术有巨大优势
; {* ]9 c l; J, D5 y 板上FPGA设计需充分利用这些优势/ \+ s# W, {9 @/ o1 M, K
一个完善的板上FPGA方案要求:
3 @4 f( Z% q) c( w; G 设计流程的灵活性/ v4 f9 N! z0 F' X2 N
与FPGA供应商的工具可双向支持( Z2 N! \+ _8 d* j" |% A' E. E
内置器件引脚分配规则) G1 n# u7 y% C% T9 ^
支持符号和原理图生成与更新* i) v% g+ [* Y% X: F6 u; U
基于PCB布局的I/O优化和引脚交换
3 p+ L8 l1 X- F, a I/O Designer可带来:
, J: J' `" e! [5 D, M( t 更高的生产率、更低成本和更高质量的PCB
# B. }, L P5 Z( I/ {
$ J; l7 ~" J4 O& L5 O D/ C! S
; }- ^0 B+ t5 I; |0 x! X# ` |
|