找回密码
 注册
关于网站域名变更的通知
查看: 1923|回复: 6
打印 上一主题 下一主题

求解为啥零件间距小于0.6mm需要添加偷锡焊盘

[复制链接]
  • TA的每日心情
    开心
    2025-5-8 15:42
  • 签到天数: 155 天

    [LV.7]常住居民III

    跳转到指定楼层
    1#
    发表于 2014-9-16 15:57 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式
    5金币
    为啥零件间距小于0.6mm需要添加偷锡焊盘,求高手帮忙解答?

  • TA的每日心情
    奋斗
    2020-7-15 15:35
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2014-9-17 08:26 | 只看该作者
    焊接工艺上面的问题,因为引脚间距太小,过波峰焊的时候容易发生连锡,空焊等现象,在器件的尾部加一对虚拟焊盘来牵引熔锡,会很好的解决这一问题。

    该用户从未签到

    3#
    发表于 2014-9-19 16:00 | 只看该作者
    zuoyy 发表于 2014-9-17 08:263 _! d7 B  V: O3 c  m, Q
    焊接工艺上面的问题,因为引脚间距太小,过波峰焊的时候容易发生连锡,空焊等现象,在器件的尾部加一对虚拟 ...
    ' y+ X* c3 f  X) I- h: [9 y! R
    有图有真相吗?从来没见过
  • TA的每日心情
    奋斗
    2020-7-15 15:35
  • 签到天数: 1 天

    [LV.1]初来乍到

    4#
    发表于 2014-9-19 17:32 | 只看该作者
    ggbingjie 发表于 2014-9-19 16:006 W0 V! P1 r( A: A: Q3 k
    有图有真相吗?从来没见过
    % e2 [( V+ U2 q( N4 `0 {
    这个没图……我做的偏向于设计,这是工艺上的东西,PCB生产这一块接触的少,理论是这样的,正规的做法也是这样的,就是不知道实际PCB厂商生产的时候会不会这么操作……

    该用户从未签到

    5#
    发表于 2014-10-31 17:23 | 只看该作者
    防止过波峰的时候,密脚芯片连锡短路,这个偷锡焊盘可以牵引多余的锡。

    未命名.JPG (92.75 KB, 下载次数: 0)

    未命名.JPG

    评分

    参与人数 1贡献 +5 收起 理由
    seawolf1939 + 5 很给力!

    查看全部评分

    该用户从未签到

    6#
    发表于 2014-12-10 09:14 | 只看该作者
    bjshiyuxuan 发表于 2014-10-31 17:23
    7 v$ x3 N5 `1 g' J3 L防止过波峰的时候,密脚芯片连锡短路,这个偷锡焊盘可以牵引多余的锡。

    1 R: ]0 J; E9 C4 X表贴器件不是应该过回流焊吗?如果是防止过波峰焊产生连锡短路,那过回流焊也会存在同样的问题吗?

    点评

    表贴元件过波峰焊需要这样做。如果只是回流焊不需要。  发表于 2014-12-16 11:56
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-17 03:49 , Processed in 0.125000 second(s), 30 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表