找回密码
 注册
关于网站域名变更的通知
查看: 1937|回复: 11
打印 上一主题 下一主题

[HyperLynx] HyperLynx 过孔建模不准确?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2014-6-27 17:35 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 lbcumt1 于 2014-6-27 17:40 编辑 7 ^6 t! ?, G8 d: z$ O4 F/ U

( Q6 y9 |0 |- h4 H在使用HyperLynx进行LineSim时,对比添加过孔和未添加过孔的传输线路,信号波形相差无几,这是否与实际情况相悖呢?4 s4 G; U9 y( N7 q$ i3 S' e+ e, V( t
根据高速电路的设计知识来讲,一般在高速布线时要尽可能的减少过孔数量,因为过孔会对信号完整性产生较大的印象。即使需要添加过孔,某些走线也不能多于3个过孔。但实际的仿真结果却显示过孔对信号的影响不大,实际情况就是如此呢,还是HyperLynx中对于过孔的建模有问题?* E, a" i0 b6 d* H! A
还请高手不吝赐教!3 s: y! N* r4 T& T9 ?

QQ截图20140627173413.png (47.62 KB, 下载次数: 3)

过孔的模型参数

过孔的模型参数

该用户从未签到

2#
 楼主| 发表于 2014-7-1 09:03 | 只看该作者
木有人懂吗?

该用户从未签到

3#
发表于 2014-7-1 09:23 | 只看该作者
我感兴趣的是,你希望周期大约为6ns,上升时间大约为1ns的周期信号,在过孔处产生什么样的影响?
/ n0 j5 Z# z7 F* z常用的过孔,一定是在一段带宽范围内对信号影响较小才被确定下来的。
4 R- K3 S( Z2 k) ~1 j* Thyperlynx在5G以下的结果还是没有问题的,不要怀疑工具的准确性,搞清楚自己忽略了什么地方。( t8 a8 x& k! `

该用户从未签到

4#
发表于 2014-7-1 16:57 | 只看该作者
同意3楼的看法,而且虽然是周期大约6ns,上升时间大约为1ns的周期信号,从波形中也可以看出比较明显的就是已经对时序产生了影响,至于这个影响是不是影响你的channel。那就另说了。

该用户从未签到

5#
发表于 2014-7-1 17:34 | 只看该作者
看一下S参数,描到20G,再到差别

该用户从未签到

6#
 楼主| 发表于 2014-7-24 17:17 | 只看该作者
cousins 发表于 2014-7-1 09:23# O( E- i& L3 c
我感兴趣的是,你希望周期大约为6ns,上升时间大约为1ns的周期信号,在过孔处产生什么样的影响?7 ?$ H. ]2 g  [; b7 \
常用的过 ...

, e# [: L' c' J之前从很多介绍高速信号Layout的书上得知,一般高速的走线经过过孔的数量都是有限制的,原因就是经过过孔后,会对信号质量产生较大的影响。但经过自己的仿真,添加了4个过孔,而信号却只是有了一点延迟,没有明显的畸变,所以感觉似乎对信号影响没有想象中的大。难道我在设置过孔建模的时候还存在问题,还是本来就应该是这样的结果?

该用户从未签到

7#
发表于 2014-7-25 09:00 | 只看该作者

/ ?* ?& d- s7 G; G3 [这里没影响是因为我所问的,1ns上升时间的周期信号,带来的寄生效应不足以影响你的信号。2 T- a( f% E$ |* |+ t$ i
从传输线长度的角度来理解,所有过孔的叠加长度连你上升时间的1/10都不到。6 q* n* _: s: l; ~) Y
从寄生参数的角度来理解,寄生参数带来的感容突变延时连上升时间的1/10都不到。, ?/ ^1 @+ b( F1 w" m: w
所以你希望看到过孔的影响,两个方向,信号上升时间变短或者大量增加信号过孔,至少你过孔的总长度要大于上升时间的1/10。
: ~8 Z. z2 k/ [& D9 `& a+ x
, T9 C  E2 m, o首先不要怀疑工具基本建模的准确性,至少在1GHz以下的带宽内不要怀疑。多多理解基础理论才是重点。$ ?' i  E9 [/ Y

, s: {" M" @6 q1 c" x. Z& E" U8 W# B( P

该用户从未签到

8#
发表于 2015-5-15 15:50 | 只看该作者
恩,解释的有深度

该用户从未签到

9#
发表于 2015-6-25 09:53 | 只看该作者
借宝贴刷威望!
& C8 m4 X4 P' U0 |5 G) `/ X" Y

该用户从未签到

10#
发表于 2015-6-26 09:27 | 只看该作者
1.输入输出芯片引脚属性 及所加的信号是否完全相同?
. Z- _1 b9 n# Z8 R7 V' k7 Z2.22欧姆电阻什么用?3 Y" Y; D' ^/ {/ a
3.激励源信号频率太低,时延的细节没有显现出来
' I$ N* l; a6 }* _1 g4.由细节 再深入研究过孔的影响(如 阻抗 时延 和过孔模型)

该用户从未签到

12#
发表于 2018-9-14 10:47 | 只看该作者
很简单,上升时间几十个ps的信号,影响就明显了。100G的信号试试,哈哈
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-16 11:57 , Processed in 0.125000 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表