找回密码
 注册
关于网站域名变更的通知
楼主: lzscan
打印 上一主题 下一主题

分享个AC耦合电容选择的资料

[复制链接]

该用户从未签到

18#
发表于 2017-9-12 14:44 | 只看该作者
, P! b" b2 _4 |: |# ~8 e" U
谢谢楼主分享!

该用户从未签到

19#
发表于 2017-9-26 15:27 | 只看该作者
支持了.看看

该用户从未签到

21#
发表于 2017-11-1 17:36 | 只看该作者
是高速中的吗

该用户从未签到

23#
发表于 2017-11-23 21:59 | 只看该作者
CCCCCCCCCCCCCCCCCCCCCCCCCCCC
5 f# U) f- Z  b8 V3 x1 X* Y3 t' q

该用户从未签到

24#
发表于 2017-12-11 14:59 | 只看该作者
1. 理论上,对于一个LTI 系统,AC 电容放哪都可以, 前几年有个 designcon 论文提到过这个话题。
- x1 M0 f" k0 t2.在没有特殊要求的情况下,建议放RX端的原因,是早期还需要用示波器测试, 放RX端可以方便测试。但在现在动辄10G 以上速率,末端都有均衡情况,在板测试意义已经不大,所以放哪都无所谓,减少阻抗不连续是关键。
8 Q. E5 _, v. L7 Q3.目前为止,只看到PCIe 要求放TX端,原因是PCIe 协议需要通过这对电容来判断插槽内是否有PCIE插卡,如果AC电容放在末端,也就是通常的PCIE 插卡上,就失去这个功能; 换句话说,如果你的PCIE总线只是在板内的芯片和芯片之间互连,你可以无视这个要求,放哪端都可以。1 F! C' X7 H$ S* S9 P
4. SI-list有很多这样的讨论, 你可以用英文关键词google.
  • TA的每日心情
    无聊
    2019-11-29 15:00
  • 签到天数: 3 天

    [LV.2]偶尔看看I

    26#
    发表于 2018-1-25 13:48 | 只看该作者
    :lol:lol:lol:lol
    + O0 p" ^7 w* b9 d, b3 N) q; b9 Y

    该用户从未签到

    27#
    发表于 2018-1-25 15:06 | 只看该作者
    非常好的资料,谢谢. a% K4 u7 y* E; Q7 O. K& F

    该用户从未签到

    29#
    发表于 2018-2-2 13:33 | 只看该作者
    非常感谢!!!
    % g' S; k2 |5 y3 k" W7 _+ ?非常感谢!!!
    2 T( Q$ n! g' m非常感谢!!!
    6 e  n/ y! E) s+ g) `" O
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-10 01:17 , Processed in 0.109375 second(s), 19 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表