找回密码
 注册
关于网站域名变更的通知
查看: 2464|回复: 11
打印 上一主题 下一主题

[仿真讨论] DDR3走线间距为2W有啥影响,大家讨论一下看看!

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2013-5-10 18:44 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
大家讨论一下,DDR3layout走线  走线间距由3W调整为2W,即4mil的线宽,间距为4mil,这样的话有啥影响,有没有这样拉过班子的?大家说说情况看?: G' q. h' ?8 l/ P& V: B& \

该用户从未签到

2#
发表于 2013-5-10 19:39 | 只看该作者
串扰增加了,误码多了

该用户从未签到

3#
发表于 2013-5-10 21:14 | 只看该作者
这个看耦合的长度,我做过2W的,没问题,耦合长度1500MIL,更长的没试过,跑1066左右。

该用户从未签到

4#
发表于 2013-5-11 19:03 | 只看该作者
没什么的

该用户从未签到

5#
发表于 2013-5-19 15:40 | 只看该作者
木有关系啊
  • TA的每日心情
    无聊
    2020-7-16 15:32
  • 签到天数: 3 天

    [LV.2]偶尔看看I

    6#
    发表于 2015-9-14 12:16 | 只看该作者
    速率不高 影响不大。

    该用户从未签到

    7#
    发表于 2016-3-29 09:14 | 只看该作者
    对于类似DDR的并行信号传输,FEXT是主要考虑的,其与上升时间、线间距和耦合长度有关,你的线间距变小了,如果耦合长度不长,DDR3速率不高应该也没有多大问题,具体可以仿真确认下需要速率下的最大耦合长度。

    该用户从未签到

    8#
    发表于 2016-4-1 15:25 | 只看该作者
    变为2W时,同时压缩走线与参考层的间距,也可以减小信号串扰

    该用户从未签到

    10#
    发表于 2016-4-13 21:02 | 只看该作者
    速率不高的话影响不大,现下PCB密度越来越高,很多情况已很难做到3W。

    该用户从未签到

    11#
    发表于 2016-4-21 08:18 | 只看该作者
    这个问题不大,4MIL的线做阻抗比较好。

    该用户从未签到

    12#
    发表于 2016-4-27 14:34 | 只看该作者
    一般情况影响不大
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-9 12:01 , Processed in 0.125000 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表