TA的每日心情 | 开心 2023-5-15 15:14 |
---|
签到天数: 1 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
7 s% q7 i$ y. a+ T/ N# A" U
+ g9 B( W7 R( F/ r0 f' |8 Y. @0 q* ?
资料输入阶段
- A/ `4 y& ?- C* I" S. O 1.在流程上接收到的资料是否齐全(包括:原理图、*.brd文件、料单、PCB设计说明以及PCB设计或更改要求、标准化要求说明、工艺设计说明文件)2.确认PCB模板是的4 ~/ l, S6 j2 f6 y f8 E- j: l6 h
3. 确认模板的定位器件位置无误
& I- G0 H- w! D! H! b- h 4.PCB设计说明以及PCB设计或更改要求、标准化要求说明是否明确5.确认外形图上的禁止布放器件和布线区已在PCB模板上体现6.比较外形图,确认PCB所标注尺寸及公差无误, 金属化孔和非金属化孔定义准确7.确认PCB模板准确无误后锁定该结构文件,以免误操作被移动位置布局后检查阶段# d" [$ m4 a4 A0 D
a.器件检查
! X, v V) U/ U: J* ` 8, 确认所有器件封装是否与公司统一库一致,是否已更新封装库(用viewlog检查运行结果)如果不一致,一定要Update Symbols9, 母板与子板,单板与背板,确认信号对应,位置对应,连接器方向及丝印标识正确,且子板有防误插措施,子板与母板上的器件不应产生干涉10, 元器件是否100% 放置+ l4 {* }& M1 D6 S
11, 打开器件TOP和BOTTOM层的place-bound, 查看重叠引起的DRC是否允许12, Mark点是否足够且必要
+ D( B; l: A9 `+ j1 E* L) R* ~4 } 13, 较重的元器件,应该布放在靠近PCB支撑点或支撑边的地方,以减少PCB的翘曲14, 与结构相关的器件布好局后锁住,防止误操作移动位置15, 压接插座周围5mm范围内,正面不允许有高度超过压接插座高度的元件,背面不允许有元件或焊点b.功能检查; x( u' {3 e1 s. x+ C
16, 数模混合板的数字电路和模拟电路器件布局时是否已经分开,信号流是否合理17, A/D转换器跨模数分区放置。
- v5 ?2 T4 T0 f3 w4 m1 | 18, 时钟器件布局是否合理
/ b/ ^! o! E! T# K# Q8 s# ? ~$ o 19, 高速信号器件布局是否合理
! [& C7 X4 t" Q; @/ i V' @ 20, 端接器件是否已合理放置(源端匹配串阻应放在信号的驱动端;中间匹配的串阻放在中间位置;终端匹配串阻应放在信号的接收端)21, IC器件的去耦电容数量及位置是否合理* m3 z, Q9 f7 K5 s6 H
22, 信号线以不同电平的平面作为参考平面,当跨越平面分割区域时,参考平面间的连接电容是否靠近信号的走线区域。
" P' c& O3 Y/ t" j- M) [ c.发热% _& [% n& U9 }+ k+ D
23, 对热敏感的元件(含液态介质电容、晶振)尽量远离大功率的元器件、散热器等热源24, 布局是否满足热设计要求,散热通道(根据工艺设计文件来执行)d.电源
6 G4 ?" | r+ x+ @. E 25, 是否IC电源距离IC过远" h2 G& F; a W" ?' m, `" V( F
26, LDO及周围电路布局是否合理1 n) ]- J, z# Y+ M7 o- G
27, 模块电源等周围电路布局是否合理
2 v& `2 e$ k- } a; F3 l: N( l. b 28, 电源的整体布局是否合理7 E7 |4 T$ S# Q9 i
e.规则设置
3 R2 z7 L: v* V6 W; f 29, 是否所有仿真约束都已经正确加到Constraint Manager中30, 是否正确设置物理和电气规则(注意电源网络和地网络的约束设置)31, Test Via、Test Pin的间距设置是否足够布线后检查阶段
- K- d2 T9 s' M# e: X& W( k1 T5 N f.数模' k b* O- f2 q9 V) Z
31, 数字电路和模拟电路的走线是否已分开,信号流是否合理32, A/D、D/A以及类似的电路如果分割了地,那么电路之间的信号线是否从两地之间的桥接点上走(差分线例外)?
! }% V( D, X& r% y& r" w 33, 必须跨越分割电源之间间隙的信号线应参考完整的地平面。6 R8 O! |% r* e- }) t( g7 @
g.时钟和高速部分
8 b- t- y5 f# E& I( x$ y! Y 34, 高速信号线的阻抗各层是否保持一致
( m( D) O h: B. L: s% V8 Z! L0 | 35, 高速差分信号线和类似信号线,是否等长、对称、就近平行地走线?
/ c1 n8 r- h& y2 r: z! n0 S) Z5 R 36, 确认时钟线尽量走在内层
8 n$ @' N! j! S$ T2 \6 ^ 37, 确认时钟线、高速线、复位线及其它强辐射或敏感线路是否已尽量按3W原则布线H(H为信号线距参考平面的高度)* @5 P- D L, s) A
38, 时钟线以及高速信号线是否避免穿越密集通孔过孔区域或器件引脚间走线?6 b* ], M% {7 V4 e
39, 差分对、高速信号线、各类BUS是否已满足(SI约束)要求出加工文件+ ?, ~% g- s* B/ Z
i.钻孔图
9 ^# z8 n% |6 P% y 40, Notes的PCB板厚、层数、丝印的颜色、翘曲度,以及其他技术说明是否正确41, 叠板图的层名、叠板顺序、介质厚度、铜箔厚度是否正确;是否要求作阻抗控制,描述是否准确。叠板图的层名与其光绘文件名是否一致42, 将设置表中的Repeat code 关掉,钻孔精度应设置为2-543, 孔表和钻孔文件是否 (改动孔时,必须重新生成)44, 孔表中是否有异常的孔径,压接件的孔径是否正确;孔径公差是否标注正确45, 要塞孔的过孔是否单独列出,并标注“filled vias”0 C" P: `1 E" N- ~2 z+ r
j.光绘. \5 e4 g0 T6 g* G# G' L& G4 ^# j
46, 光绘文件输出尽量采用RS274X格式,且精度应设置为5:547, art_aper.txt 是否已(274X可以不需要)48, 输出光绘文件的log文件中是否有异常49, 负片层的边缘及孤岛确认
9 j; g6 m$ h; j e) F 50, 使用光绘检查工具检查光绘文件是否与PCB 相符(改板要使用比对工具进行比对)文件齐套
) B% f- ? W7 ` 51, PCB文件:产品型号_规格_单板代号_版本号.brd52, 背板的衬板设计文件:产品型号_规格_单板代号_版本号-CB[-T/B].brd53, PCB加工文件:PCB编码.zip(含各层的光绘文件、光圈表、钻孔文件及ncdrill.log;拼板还需要有工艺提供的拼板文件*.dxf),背板 还要附加衬板文件:PCB编码-CB[-T/B].zip (含drill.art、*.drl、ncdrill.log)54, 工艺设计文件:产品型号_规格_单板代号_版本号-GY.doc55, SMT坐标文件:产品型号_规格_单板代号_版本号-SMT.txt,(输出坐标文件时,确认选择 Body center,只有在确认所有SMD器件库的原点是器件中心时,才可选Symbol origin)56, PCB板结构文件:产品型号_规格_单板代号_版本号-MCAD.zip(包含结构工程师提供的.DXF与.EMN文件)57, 测试文件:产品型号_规格_单板代号_版本号-TEST.ZIP(包含testprep.log 和 untest.lst或者*.drl测试点的坐标文件)标准化
) ?6 v4 ~; b9 N0 ?/ K 58, 确认封面、信息正确. G# l4 s' H" }' b# f( a! g0 l
59, 确认图纸序号(对应PCB各层顺序分配)正确的60, 确认图纸框上PCB编码是正确
; D8 Y( U! P# ]( |5 x& v% [
4 ]% T! c. M3 ]/ r |
|