找回密码
 注册
关于网站域名变更的通知
查看: 488|回复: 6
打印 上一主题 下一主题

[仿真讨论] PDN 阻抗仿真怎么理解及阻抗不过是什么造成的?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
 楼主| 发表于 2024-11-25 19:24 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
PDN 阻抗仿真怎么理解?如下图PDN阻抗仿真结果是什么问题 10MHZ不过,但30Mhz的阻抗又过了。* X% n! @( E, \  \  \2 [
1 B$ k; ]/ }( z" j& a6 u

7 ]) \4 e& A7 F2 X' @0 m0 E! K$ S: ]+ }) D4 h9 F/ p) V4 v

该用户从未签到

2#
发表于 2024-11-26 18:35 | 只看该作者
看不见图,请重新上传
  • TA的每日心情
    慵懒
    2022-12-12 15:57
  • 签到天数: 6 天

    [LV.2]偶尔看看I

    3#
    发表于 2024-11-27 09:20 | 只看该作者
    低频段超标就加稍微大一些容值的电容
  • TA的每日心情
    慵懒
    2022-12-12 15:57
  • 签到天数: 6 天

    [LV.2]偶尔看看I

    4#
    发表于 2024-11-27 09:26 | 只看该作者
    PDN简单理解就是,芯片在某一个瞬间在一定的时间内他需求多大的电流,而你这个电源系统能不能够及时的提供足够多的电流给芯片,如果无法在一定时间内满足芯片需求那么就会导致电压跌落,直到电源系统提供的电流满足芯片,如此反复就会导致电压时高时低这就是电源噪声。PDN是在频域里面看时域看不到的问题,低频段阻抗过大反映在时域上就是电压在很长时间段内电压跌落比较多,如果高频段阻抗过大在时域上看到就是很多毛刺尖峰。
  • TA的每日心情
    慵懒
    2022-12-12 15:57
  • 签到天数: 6 天

    [LV.2]偶尔看看I

    5#
    发表于 2024-11-27 09:29 | 只看该作者
    PDN包含 VRM+平板电容+板级电容+封装基板平板电容+封装基板电容+DIE 电容
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-19 12:48 , Processed in 0.125000 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表