|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
( z& x) _# U) s) z
* p+ @$ Z. b2 @3 Q随着信号速率的提升,PCB对信号的传输也带来了一定的影响作用。就PCB的影响可分为下面几个部分:
; y) |) }9 @8 e# Z' l( c/ v9 `! ~ @- }1 A
PCB板材:PCB material
, c. S" ?8 J: w! w# I0 u: C3 e7 X- |& T# t# D+ j9 l
PCB板材是信号传输链路的基板。PCB由内核层(core)、电气层(dielectric layer)和铜箔(copper foil)等组成,最终通过胶粘叠在一起组成完整的PCB层叠结构。其中由于PCB板材造成的信号衰减(signal attenuation )主要成因分为电解质损耗(dielectric loss )、传导损耗(conductor loss)、反射(reflections) 、阻抗失配(mismatched impedance) 等。上面这些损耗又和材料的各种特性有关,这些特性直接对链路的产生直接的影响,它们可总结为下面几个特性:- S7 ~: R/ Q, G6 y
" d8 r0 m$ O; E% X# L9 U损耗角正切(耗散因子):Loss Tangent and Dissipation Factor (tan(δ)/Df)0 f- G; y+ \, ]& L" k) U& f/ f0 m
{4 ?: x( t8 [& h介电常数:Dielectric constant (Er/Dk). \. D) q6 ]% o( @8 M3 o# T% |
" W0 W. l" y( ]; U
PCB纤维编织紧凑度:Fiberglass weave composition6 t2 s! T0 }$ m ]
$ x, J$ o. k) e
铜箔表面粗糙度:Copper suRFace roughness2 y. o" k4 e( h% m6 U
; I# s+ S; D! g
损耗角正切(耗散因子):Loss Tangent and Dissipation Factor (tan(δ)/Df)
6 o; E8 j% f* o* t
4 d% _) A1 J; x7 B9 e- y( j, z耗散因子可以用来衡量传输线的损耗,信号在传输线上面从发射端传输到接收端会产生电、磁波,电磁波会在电解质层被吸收,将这种损耗称为电解质损耗dielectric loss。随着信号速率的上升,电解质损耗也会同比例上升。7 l h* _, a, G) X0 l
, J+ p. u$ Y# ?5 j" b3 X
介电常数:Dielectric constant (Er/Dk)2 W5 h! C- J$ G% f. y
; L: d5 a4 X9 F$ q: X: s) W介电常数是衡量材料的绝缘特性的一个因素。低的介电常数可以提供更优良的绝缘性,这样信号在传输时更快、传输几何线的阻抗越大、寄生电容越小。! ?, s" }* ^) D- f3 Y
& G7 _* V: K( K; ?- n9 z+ i( cPCB玻璃纤维编织紧凑度:Fiberglass weave composition* L, r7 D0 ?6 ^ [
2 L3 o! x. H+ N9 B
现象:PCB板由玻璃纤维纱股线与环氧树脂编织成束以形成构成芯和预浸料层压板的玻璃纤维板。由于纤维束和环氧树脂的介电常数不同,纤维组织的密度影响层压板的介电常数的均匀性。: r& d, w* R# |/ C
3 W ?3 E& |% q6 J$ u铜箔表面粗糙度:Copper surface roughness
! Y# Z l' C) c; D8 Z
$ c' E5 }7 s$ j, F4 D6 y7 K现象: 高频是由于趋肤效应,这样会减小电流流过的有效面积、增大传输线的有效电阻,从而增加传输线的传输损耗;+ {- m& J0 b! G
# c+ f) D1 H& c5 c. E
2.PCB叠层设计:stack-up design% Z7 }6 o" {# q; v' p# V- O
, s) X) r: T+ A
传输线类型:
3 n! W( l e ^* f) N
5 U0 G- @' ]0 |6 c1 O& W9 V$ D" s信号路径在PCB表面的信号线称为微带线microstrip;
9 {( p7 k8 T% d: ~5 G% n6 [& d
@3 d, S3 Z2 q2 D2 o' X5 |$ c信号路径在PCB内层的信号线称为带状线stripline;, _4 W: z; f- a/ i2 @4 D2 b
' o( z( m% h2 C C: Q) N# c
传输线类型造成的差异:
z" {/ u9 J8 `8 b& H: c
C+ d6 i( L8 J# Z: t1 c, ~3 l带状线和微带线的特征电阻不同,所以对应的匹配电阻不同(在匹配电阻相同的情况下,宽度和高度可能存在差异);: d- n" x3 y; O
+ }& c3 G: N, x1 m* p
相同频率下,带状线的插入损耗要低于微带线的插入损耗,一般高速信号布在内层,选用带状线布线;; I8 L. O5 y) b, d# M; B
9 e* ~( ?& l9 l. Q! D当材料一定时(介电常数一致),多数情况下微带线的传输延时要低于带状线的传输延时;
' b# b: s; E/ I9 p A1 Z& P- ~" K+ Y2 l
3.PCB链路设计:channel design8 _. u& v4 S+ e) B
1 G5 j( @7 w) p' z% r单端信号:
P4 s: F; u8 U3 L) L& w; H4 c: Y+ _2 [, z/ \
所有走线尽量相互垂直;$ Y+ y' s2 H9 @" p' O, g
! S$ W$ J7 Q9 f* Q; P
走线之间的线间距较大;( X8 [4 |+ \: |/ W
o9 I. x" o7 x h+ F$ A+ z
走线到邻近的平面之间的距离较小;; k O, [, p( L6 U I; e1 Y, Q' x
) T( E K# Y K$ w* r时钟线尽可能笔直,如果有弯折,使用圆弧代替折线;5 P; @" L! Y' ?8 p
5 R$ h; v. V3 f( X- _' z时钟线少换层;过孔会改变阻抗, 造成信号的反射;+ ]& H* s4 \- a8 S q) W
/ t! F5 R, ~9 A$ J% b! w' v最外层紧邻放置地层,减小噪声;内层的时钟线应被两个参考层包裹;
# @* h3 I& d) I( G" N9 w2 N
8 j/ T0 X9 B# [" ?2 j差分信号:
. c& C8 ~ z! J+ G) s$ A- V5 R' p6 Y0 H* `8 J3 _
差分对间的间距要大于对内间距的2倍;' `% _$ U G* f5 C6 z O$ N; H
* `! q4 I! T' z2 ]- p$ k: h/ Q
对内间距等于到参考层距离的3倍;
; d8 I1 |5 {" ? T9 X$ A4 q1 }+ o
对内的间距尽可能保持不变; L' \3 N/ {% h+ Y" I& A0 h( H
5 [, h* k3 S! W# r3 a5 R% e6 V$ ~
保证差分线对内的偏差和相位差最小;
2 D4 i- ~, L' G; L/ {( B9 H; L
: K) e& n% Z/ Q6 W/ C* r避免使用过孔。& d) `( ^! Q: w5 n
: K d+ V ]3 K. O
4.PCB电源噪声滤波:Power Noise Filtering/ r' @2 B7 X c' V! R
/ i# y! B6 U# S' ^5.PCB阻抗匹配:Termination Schemes
+ u( q- N4 v# Z4 c
9 m/ j' G; e/ i: a |
|