|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
在PCB设计中为了减少线间串扰,应保证线间距足够大,当线中心间距不少于3倍线宽时,则可保持大部分电场不互相干扰,这就是3W原则。
2 @/ r; W$ {9 ]4 u$ d m9 g6 L0 B; y' M
7 g% Q( Z0 x* W* u0 m; h: z6 L如下图所示:满足3W原则能使信号间的串扰减少70%,而满足10W则能使信号间的串扰减少近98%。
" ]: H% v, @: `% Z( ?0 j* U; J7 }' Z. t8 e1 z& m
" W ?6 q) z, X4 b) |$ ^' C7 u) J
, J( C; I* j& B6 A. q
4 w6 }5 E m+ U$ v' h+ Y- c
- C# G* b8 C `& }& S8 c/ X5 `
8 Q9 K: l7 F2 q- K( k3W原则虽然易记,但要强调一点,这个原则成立是有先前条件的。从串扰成因的物理意义考量,要有效防止串扰,该间距与叠层高度、导线线宽相关。对于四层板,走线与参考平面高度距离(5~10mils),3W是够了;但兩层板,走线与参考层高度距离(45~55mils),3W对高速信号走线可能不够。3W原则一般是在[color=rgb(68, 68, 68) !important]50欧姆[color=rgb(68, 68, 68) !important]特征阻抗传输线条件下成立。3 u. ^) W2 R8 @5 w% M, F H
0 @2 O8 x9 Y( n' B/ R1 j0 B, r: |2 E/ p1 z: w& `
3W原则是指多个高速信号线长距离走线的时候,其间距应该遵循3W原则,例如时钟线,差分线,视频、音频信号线,复位信号线及其他系统关键电路需要遵循3W原则,而并不是板上所有的布线都要强制符合3W原则。
# ?' C) Z- `4 q
( A: w- @6 G- u9 e6 Z4 g |
|