|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
在PCB设计中为了减少线间串扰,应保证线间距足够大,当线中心间距不少于3倍线宽时,则可保持大部分电场不互相干扰,这就是3W原则。
/ U% G$ z! Y7 s$ e
1 Z6 d) I, E# j. t
* |4 w; R9 J. l9 w如下图所示:满足3W原则能使信号间的串扰减少70%,而满足10W则能使信号间的串扰减少近98%。
# I. f, p2 }. v5 B1 o4 @" _4 W
, [: h# |- K7 @* R
& a& q) @* M* S) h; ^2 ?6 o2 ~9 ]5 r6 ^) _1 s/ h
% z4 C5 @; s4 f% \( g2 Z
7 U. t& ^, X9 z S& U" H3 o
7 R8 w0 C) e j- ^; Q# |" V P
3W原则虽然易记,但要强调一点,这个原则成立是有先前条件的。从串扰成因的物理意义考量,要有效防止串扰,该间距与叠层高度、导线线宽相关。对于四层板,走线与参考平面高度距离(5~10mils),3W是够了;但兩层板,走线与参考层高度距离(45~55mils),3W对高速信号走线可能不够。3W原则一般是在[color=rgb(68, 68, 68) !important]50欧姆[color=rgb(68, 68, 68) !important]特征阻抗传输线条件下成立。
9 L2 d- c& O4 V
# p) S! h' P1 h
% Z |! |, j( d8 R( ~5 a4 n: W: X0 M3W原则是指多个高速信号线长距离走线的时候,其间距应该遵循3W原则,例如时钟线,差分线,视频、音频信号线,复位信号线及其他系统关键电路需要遵循3W原则,而并不是板上所有的布线都要强制符合3W原则。" K. ] R. E( e$ J: ^
8 I! P9 l& q6 T2 D3 n6 X! ~5 k |
|