找回密码
 注册
关于网站域名变更的通知
查看: 85|回复: 0
打印 上一主题 下一主题

XC6SLX45-2FGG484C/XC6SLX45-2FGG484I/XC6SLX9-2TQG144C现场可编程门阵列

[复制链接]
  • TA的每日心情
    开心
    2022-5-27 15:21
  • 签到天数: 57 天

    [LV.5]常住居民I

    跳转到指定楼层
    1#
    发表于 2023-7-18 10:54 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    明佳达,星际金华 供求 XC6SLX45-2FGG484C/XC6SLX45-2FGG484I/XC6SLX9-2TQG144C现场可编程门阵列* Y6 K$ v. K7 B$ x' R6 f7 ~
    2 Y, v) i# f$ c1 I$ _) M' m
    产品描述7 t4 ?7 B, G9 a8 Z$ J# E9 }; C
    XC6SLX45-2FGG484C/XC6SLX45-2FGG484I/XC6SLX9-2TQG144C基于成熟的45nm低功耗铜工艺技术,多种高效集成块,优化的I/O标准选择,交错焊盘。高容量塑料焊线封装。( Y4 t9 ~0 p3 r: X3 n" O0 g* G
    - w* n9 G% V$ O5 a( ]: G; j0 M
    XC6SLX45-2FGG484C/XC6SLX45-2FGG484I/XC6SLX9-2TQG144C是现场可编程门阵列(FPGA)集成电路,高性能算术和信号处理,具有字节写入功能的快速块RAM,18Kb块可选择编程为两个独立的9Kb块RAM。% A, n# N( q, G; h

    ; n, w5 z: Q# a) c# j特点
      O( X" {/ X" D  q' b$ H. ?45纳米工艺,优化了成本和低功耗
    ( B5 |. d7 S" f1 c- t. V% v0 u休眠掉电模式,实现零功耗  D! m1 J1 a8 ^8 s3 q& [/ G
    悬挂模式通过多引脚唤醒、控制增强保持状态和配置" i7 W: R1 U  C# x
    更低功耗的1.0V内核电压(LX FPGA,仅-1L)
    ; U) R& Q. t- S5 p1 A# X高性能1.2V内核电压(LX和LXT FPGA,-2、-3和-3N速度等级)" U' A  \% E( j0 _  S) x
    多电压、多标准SelectIO™接口组
      u) B7 d' d/ e1 T每个差分I/O的数据传输速率高达1,080 Mb/s% ?. v( A/ C9 R( \  n) p
    高性能算术和信号处理
    & D3 ?% l  Q/ u- s快速18 x 18乘法器和48位累加器* N, I2 q+ a5 C, h" q9 P
    流水线和级联功能
    4 r5 R* @  M- y' F: _0 ?辅助滤波器应用的预梯形图
    , e9 n1 k5 l/ Q& d9 a( L数据速率高达800 Mb/s(峰值带宽12.8 Gb/s)
      C+ P8 k# A$ F; A- L具有独立FIFO的多端口总线结构,可减少设计时序问题) c3 l! E. Z2 B/ u9 k
    丰富的逻辑资源,逻辑容量更大
    ' g  W) ~) [) ?可选移位寄存器或分布式RAM支持8 K. N2 \/ L9 I& Z
    高效的6输入LUT提高了性能并最大限度地降低了功耗
    3 a2 f  _; [! O: ?4 [; v具有双触发器的LUT,适用于以流水线为中心的应用
    ) E$ g. }& g& f' F8 F具有宽粒度范围的块RAM
    0 N/ x0 m, @6 K/ r9 S低噪声、灵活的时钟$ k/ `* P. D9 b
    3.3V至1.2V输入/输出标准和协议
    1 ]6 {9 k  E" d7 ]& I低成本HSTL和SSTL存储器接口
    / S9 j2 A0 [! `2 C  K. y: k4 t/ X符合热插拔标准' W1 D+ x& e* S, M* x$ S: e6 v
    可调I/O转换率,提高信号完整性
    : x, L: K; ^# w6 Y' Y用于低抖动时钟的锁相环(PLL9 }7 U" f0 ?8 y3 W2 B0 T$ c
    高达3.2 Gb/s" j& e- i0 [& z2 ]0 C
    每个差分I/O的数据传输速率高达1,080 Mb/s( E" c9 C5 x8 V% m- l1 f
    可选输出驱动,每个引脚高达24 mA& \' D/ `8 z1 V1 `  u
    符合热插拔标准
    " a0 ^- L$ P. d0 w可调I/O转换率,改善信号完整性. i$ U1 K( p0 \. }( z( y: S1 M
    LXT FPGA中的高速GTP串行收发器) w- x4 h& ], e: }% ?+ f2 c' v
    高性能算术和信号处理/ A' M, w; R  ^! |' u3 G$ v* L
    快速18 x 18乘法器和48位累加器
      i0 {- d  N! i& T流水线和级联功能% k% g' S! }8 w+ v2 u
    辅助滤波器应用的预梯形图
    9 h1 b, t7 Z- g简化配置,支持低成本标准/ `) y( q1 ?2 A/ a- Q
    2引脚自动检测配置0 t4 h/ p# h% c; u6 Z9 a
    广泛支持第三方SPI(高达x4)和NOR闪存% o% b& ]7 q. @! i+ ^7 `0 W- m+ {
    功能丰富的带JTAG的赛灵思平台闪存$ ^( m1 z1 T  E2 v: N
    使用看门狗保护功能,支持多比特流远程升级的MultiBoot功能8 k1 ~1 o+ b8 T9 V1 w  b
    增强的设计保护安全性
    # U! w( Y& p  V# o. Z) V9 j
    7 s" Q  r  f# w2 E% Q
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-6-29 13:06 , Processed in 0.062500 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表