找回密码
 注册
关于网站域名变更的通知
查看: 2038|回复: 10
打印 上一主题 下一主题

[仿真讨论] allegro si 仿真

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-4-11 15:40 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
allegro si 仿真,FPGA的两个脚在原理图设置了差分,怎么提取出来的拓扑不是差分的啊?有人做过吗
: t6 F' F( \2 w

该用户从未签到

2#
发表于 2012-4-12 17:55 | 只看该作者
你需要自己分配定义差分管脚属性以后,生成新的IBIS模型。

该用户从未签到

3#
发表于 2012-4-12 18:00 | 只看该作者
我从来不相信allegro SI能顺利的提取差分线出来,一般情况下都乱七八糟,还不如直接手动来的快

该用户从未签到

4#
发表于 2012-4-12 18:09 | 只看该作者
我说的是,比如altra的FPGA你可以在quartus中定义管脚及属性,然后生成出对应的IBIS.

该用户从未签到

5#
 楼主| 发表于 2012-4-16 09:03 | 只看该作者
l1454828 发表于 2012-4-12 18:09 9 K" q. ]; B; h6 {2 l1 _- i4 M0 m4 v
我说的是,比如altra的FPGA你可以在quartus中定义管脚及属性,然后生成出对应的IBIS.

9 P& s% X0 q' I7 q) M$ H+ m* v6 `我这个项目FPGA要用到两三百个pin,而我现在只需对这一对差分信号仿真,在quartus中指定再生成IBIS模型是不是太麻烦了?

该用户从未签到

6#
发表于 2012-4-17 10:37 | 只看该作者
rowen 发表于 2012-4-16 09:03 1 y, ~& F$ e9 H9 ~6 A) `( }
我这个项目FPGA要用到两三百个pin,而我现在只需对这一对差分信号仿真,在quartus中指定再生成IBIS模型是 ...
8 H! F; U& y  {9 G; }% k5 N
可以只设置这一对仿真的。

该用户从未签到

7#
 楼主| 发表于 2012-4-17 17:11 | 只看该作者
l1454828 发表于 2012-4-17 10:37
# J" J9 W3 G3 X' x5 j+ x可以只设置这一对仿真的。

3 m# o" {- C: i* U. b& b2 j1 r可以具体讲下如何来设置差分对仿真吗,打开模型,看到模型里面已经设置了差分对了

该用户从未签到

8#
发表于 2012-4-17 17:28 | 只看该作者
建议楼主先学习下IBIS模型的构造。坛子里资料比较多。再来看大家的回复。

该用户从未签到

9#
 楼主| 发表于 2012-4-18 13:32 | 只看该作者
谢谢版主的建议

该用户从未签到

10#
发表于 2012-4-18 19:47 | 只看该作者
给你介绍个我用的方法:后仿,用ansoftlink把pcb转到siwave或HFSS里,提取差分S参数,然后加载到SigXplorer里或Designer里仿真。

该用户从未签到

11#
 楼主| 发表于 2012-4-19 09:25 | 只看该作者
pjh02032121 发表于 2012-4-18 19:47
5 K( j4 Y+ g; Z* a3 y7 I  g+ b给你介绍个我用的方法:后仿,用ansoftlink把pcb转到siwave或HFSS里,提取差分S参数,然后加载到SigXplorer ...

3 {9 N& f' ~; l5 s! I* \, g8 L谢谢,还没用过ansoftlink呢,感谢你的建议,希望大家多给我些意见
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-30 16:24 , Processed in 0.140625 second(s), 25 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表