找回密码
 注册
关于网站域名变更的通知
查看: 2948|回复: 11
打印 上一主题 下一主题

[仿真讨论] ALLEGRO PCB SI仿真提取出来这样的拓扑

  [复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-4-9 09:32 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
allegro PCB SI仿真提取出来这样的拓扑:
  d7 v4 s+ {; R" Q" Z( K  Q其中IC19是FPGA,IC14是DDR3,仿真他们的差分时钟,现在搞不明白为什么提取出来的R57会是这样的,不懂

00.jpg (28.25 KB, 下载次数: 9)

00.jpg

00.jpg (28.25 KB, 下载次数: 9)

00.jpg

评分

参与人数 1贡献 +1 收起 理由
chenjf + 1 很给力!

查看全部评分

该用户从未签到

2#
 楼主| 发表于 2012-4-9 09:34 | 只看该作者
不好意思,图片发重了,谢谢高手的指点

该用户从未签到

3#
发表于 2012-4-9 10:28 | 只看该作者
在你进行拓扑提取之前,要进行器件类型的定义,也就是Device Setup.你可以通过tools/setup advisor/..然后一步一步的来设置就ok了

该用户从未签到

4#
 楼主| 发表于 2012-4-9 10:40 | 只看该作者
谢谢你的解答,刚才用auto setup,指定不了那个电阻,具体原因我还没弄明白,我手动指定的,只是仿真出来的差分信号基本上没有,不知道哪里设置出了问题

该用户从未签到

5#
发表于 2012-4-23 11:48 | 只看该作者
看看你的电阻是不是设置成CHIP了,换成离散器件就可以了。

该用户从未签到

6#
 楼主| 发表于 2012-4-23 13:43 | 只看该作者
谢谢你的指点,只是现在FPGA的差分时钟端口提取出来的模型不对,希望能指点下我

该用户从未签到

7#
发表于 2012-4-23 14:41 | 只看该作者
在IBIS里那两个PIN绑成差分对就可以了。 不知道你是不是绑对了, 很简单的一句话就可以帮好了。

该用户从未签到

8#
发表于 2012-4-23 14:44 | 只看该作者
[Diff Pin]   inv_pin   vdiff   tdelay_typ   tdelay_min   tdelay_max0 }1 T  u2 x: h) M) C
|
: n4 _4 V1 w) _9 d* r" i5 ]& ?3 C) }& T|Direct Media Interface # K7 L$ s$ U5 b; F. h9 K
H36    J36   NA       NA      NA      NA      |dmi0txp,n
( m; R5 b$ d& ~7 L) LR38    P38   NA       NA      NA      NA      |dmi1txp,n/ |4 F* J0 k8 g/ G5 A$ S2 g
J38    H38   NA       NA      NA      NA      |dmi2txp,n
0 u. B  X% s9 }2 TP41    M41   NA       NA      NA      NA      |dmi3txp,n( E: B3 B. |; V7 d2 P+ g
B33    D33   175mV    0       NA      NA      |dmi0rxp,n
5 r3 F( m- e' g) `6 r# V8 }# h0 bB35    A36   175mV    0       NA      NA      |dmi1rxp,n
& i, X3 e- s7 F/ BC36    B37   175mV    0       NA      NA      |dmi2rxp,n
+ ^+ P. G/ |. R  U. B8 `F38    E37   175mV    0       NA      NA      |dmi3rxp,n, P  O7 }% w+ W- O
上面的例子希望可以帮到你。 如果你的IBIS模型提示错误,就只指定PIN, 其他的内容可以删掉。

该用户从未签到

9#
发表于 2012-4-23 21:21 | 只看该作者
挺高深的,看不懂,呵呵

该用户从未签到

10#
发表于 2012-5-4 12:39 | 只看该作者
楼主可以按8楼的图对IBIS文件进行修改,在[Diff Pin] 关键词下加上差分线的pin number就可以了.
& a1 c1 N+ a' F6 P6 M5 ?$ w而对于FPGA,一般都不可以直接对器件进行模型指定,当然你可以针对你的设计编辑PIN number类型,赋予器件模型; 当然我们可以对 pin脚直接指定buffer 类型.前提你要对各种buffer的定义要有个了解.

该用户从未签到

11#
发表于 2012-11-29 11:57 | 只看该作者
yejialu 发表于 2012-4-23 14:44
* a# W  ?" t* A% U[Diff Pin]   inv_pin   vdiff   tdelay_typ   tdelay_min   tdelay_max$ j  t2 U* j# }7 v+ v: h5 ]
|% M- b1 W  R1 s8 o- @
|Direct Media Interface

+ H. h# `; B; T! k$ j. K% S+ {我按照这样的格式把要添加的DIFF pin编号放进去报错了.....

该用户从未签到

12#
发表于 2012-11-29 17:21 | 只看该作者
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-29 05:54 , Processed in 0.109375 second(s), 30 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表