找回密码
 注册
关于网站域名变更的通知
查看: 282|回复: 3
打印 上一主题 下一主题

用FPGA自带的锁相环(PLL)配置两个时钟是出问题了,求解答?????

[复制链接]
  • TA的每日心情
    开心
    2022-1-21 15:21
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2023-2-17 15:10 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    我用FPGA要分配两个时钟,用自带的锁相环(PLL)进行配置。晶振是50Mhz的,分配一个170Mhz的时钟和一个150Mhz的时钟,170M的时钟都对着,到第二个150M的时钟是只能分配到148.75Mhz,请问是怎么回事?为什么不能到150M?
    / o) D( ~7 R& S; @但是如果我用2个锁相环(PLL)分别配置170M和150M就都正确了,这是为什么???
    & `9 S+ [& U- {, }) \- L求解答,,,
    $ `; ?% J7 `; Q+ h" y. x

    该用户从未签到

    2#
    发表于 2023-2-17 16:22 | 只看该作者
    首先要看你的哪家的FPGA,XILINX和ALTERA的PLL不一样。XILINX的时钟管理模块有DCM和PLL组成,DCM是全数字的,而PLL是模拟的。一般频率合成用数字的DCM来实现,因为非常灵活,Fout=Fin*M/D, M 和D可以在1到32之间任选。而PLL的应用更灵活,Fout=Fin*M/(D*O),其中M:1~64,D:1~52,O:1~128。
    5 J$ U- j1 a5 G$ W2 f7 |" d# R如果你用一个PLL或者DCM来输出两个不同频率的时钟,就涉及M、D、O几个参数的选取了,有可能170M的时钟已经限定了参数的选取范围,导致150M的时钟不能精确。具体还是看下你FPGA型号的数据手册。

    点评

    我用的altera的cyclone iii系列的芯片,据说是因为PLL的结构所导致的。  详情 回复 发表于 2023-2-17 16:30
  • TA的每日心情
    开心
    2022-1-21 15:21
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
     楼主| 发表于 2023-2-17 16:30 | 只看该作者
    li205212021 发表于 2023-2-17 16:22; p( L9 ~5 A  @& s8 n
    首先要看你的哪家的FPGA,XILINX和ALTERA的PLL不一样。XILINX的时钟管理模块有DCM和PLL组成,DCM是全数字的 ...

    2 O% B# J3 A# ?% B+ ~% N8 m我用的altera的cyclone iii系列的芯片,据说是因为PLL的结构所导致的。
    3 N: c6 {' x" M2 \  G) P: g: g; \
  • TA的每日心情
    开心
    2022-1-29 15:04
  • 签到天数: 1 天

    [LV.1]初来乍到

    4#
    发表于 2023-2-17 16:37 | 只看该作者
    很可能的,XILINX的PLL也有同样的问题。一个PLL输出两路时钟是可以的,但是不可能是任意组合,因为有一个最小pace的限制。
    . \3 J2 B: J' E$ s5 f4 t: k
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-10-29 17:11 , Processed in 0.156250 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表