|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
31、如何选择 EDA 工具?5 |; L" l5 X' M3 ~
. `& w- g* I# |目前的 pcb 设计软件中,热分析都不是强项,所以并不建议选用,其它的功能 1.3.4 可以选择 pads或 cadence 性能价格比都不错。 PLD 的设计的初学者可以采用 PLD 芯片厂家提供的集成环境,在做到百万门以上的设计时可以选用单点工具。; I ?' [9 R6 g) y: I" v# j% s. N
w9 H1 k7 W; @) N
+ ~+ z- y* J% D' s
* {9 @; t% r0 z' g7 ?. t32、请推荐一种适合于高速信号处理和传输的 EDA 软件。# Y" h5 T8 T* X; N; a! o/ W+ b- v, v8 M
常规的电路设计,INNOVEDA 的 PADS 就非常不错,且有配合用的仿真软件,而这类设计往往占据了 70%的应用场合。在做高速电路设计,模拟和数字混合电路,采用 Cadence 的解决方案应该属于性能价格比较好的软件,当然 mentor 的性能还是非常不错的,特别是它的设计流程管理方面应该是最为优秀的。(大唐电信技术专家 王升)+ j2 N8 F' j. K9 x" p4 K' ~1 q
9 N d8 A+ n% y% r
* T6 k9 ^8 P: D0 x6 c1 U5 G0 q9 v& }9 u& u h* _4 h( T" S4 Z( a9 _- ^$ B# X( O
33、对 PCB 板各层含义的解释5 c6 [, m- Z& l# u! @, H2 i, B
6 {! g0 b: Y |Topoverlay ----顶层器件名称, 也叫 top silkscreen 或者 top component legend, 比如 R1 C5,! r! g# G5 `+ t* y
IC10.bottomoverlay----同理 multilayer-----如果你设计一个 4 层板,你放置一个 free pad or via, 定义它作为multilay 那么它的 pad 就会自动出现在 4 个层 上,如果你只定义它是 top layer, 那么它的 pad 就会只出现在顶层上。
R7 |5 k7 } N* L, n
( T1 h9 ^8 A) y7 r. n8 h; b* w' x9 t! I n/ Y/ ]5 z/ k% p: M; p
34、2G 以上高频 PCB 设计,走线,排版,应重点注意哪些方面?# B4 v# L: A; M; p: X: w Z8 F$ u4 m% R: ]* e
2G 以上高频 PCB 属于射频电路设计,不在高速数字电路设计讨论范围内。而 射频电路的布局(layout)和布线(routing)应该和原理图一起考虑的,因为布局布线都会造成分布效应。而且,射频电路设计一些无源器件是通过参数化定义,特殊形状铜箔实现,因此要求 EDA 工具能够提供参数化器件,能够编辑特殊形状铜箔。Mentor 公司的 boardstation 中有专门的 RF 设计模块,能够满足这些要求。而且,一般射频设计要求有专门射频电路分析工具,业界最著名的是 agilent 的 eesoft,和 Mentor 的工具有很好的接口。8 K6 W% Y6 r! ^, }; a. ?/ x' l* I( ?7 U' Q( z
) |. \( P1 _" v8 o: [" D4 f9 P2 Y- N# ^) |: D7 a. s. p2 j( ~
* I1 a$ ~. e8 L) T$ C5 A4 U. n8 r# Z6 R7 R/ v- I
35、2G 以上高频 PCB 设计,微带的设计应遵循哪些规则?
' h3 A: y$ v \1 o射频微带线设计,需要用三维场分析工具提取传输线参数。所有的规则应该在这个场提取工具中规定。
! D* u. {8 q8 {* ]+ Z# O+ E5 q1 U U: s) K0 {0 @7 r/ e- [2 F. u, [, v, q8 p: Z9 S
4 ?8 {* u5 A, G8 v6 v$ m" Z& n36、对于全数字信号的 PCB,板上有一个 80MHz 的钟源。除了采用丝网(接地)外,为了保证有足够的驱动能力,还应该采用什么样的电路进行保护?+ |$ I; x, Q& P& t! D
2 d5 Q- i5 c& O确保时钟的驱动能力,不应该通过保护实现,一般采用时钟驱动芯片。一般担心时钟驱动能力,是因为多个时钟负载造成。采用时钟驱动芯片,将一个时钟信号变成几个,采用点到点的连接。选择驱动芯片,除了保证与负载基本匹配,信号沿满足要求(一般时钟为沿有效信号),在计算系统时序时,要算上时钟在驱动芯片内时延。4 x( ?! ~# F' f
' @ E0 e) C, `/ p0 r) _) t9 _1 J: K8 U: V4 Y5 B* ?
& [; `! h8 l4 H' i1 w$ S+ X( k
& Y( F8 f9 {$ d% ~: U+ o" c. K37、如果用单独的时钟信号板,一般采用什么样的接口,来保证时钟信号的传输受到的影响小?
5 |) w. j( o) Q* D. {2 J时钟信号越短,传输线效应越小。采用单独的时钟信号板,会增加信号布线长度。而且单板的接地供电也是问题。如果要长距离传输,建议采用差分信号。LVDS 信号可以满足驱动能力要求,不过您的时钟不是太快,没有必要。) [0 I/ I! D9 j. E) `: s6 u
, f4 q: [( e) l- ~* [* n7 u: Q3 \: \0 f6 ~6 ]' t4 Z
6 i3 ~$ A# K/ V+ P- f3 k, z) P# P& i- W8 l$ F4 ^
38、27M,SDRAM 时钟线(80M-90M),这些时钟线二三次谐波刚好在 VHF 波段,从接收端高频窜入后干扰很大。除了缩短线长以外,还有那些好办法?
: I& M! v. n1 K3 w: s6 k: q! X% l如果是三次谐波大,二次谐波小,可能因为信号占空比为 50%,因为这种情况下,信号没有偶次谐波。这时需要修改一下信号占空比。此外,对于如果是单向的时钟信号,一般采用源端串联匹配。这样可以抑制二次反射,但不会影响时钟沿速率。源端匹配值,可以采用下图公式得到。
! [8 H5 U7 Z3 r, r5 b( e5 r, A6 ^+ J- B. b' R7 V, m o) i4 H' [
; E3 `" T& t0 f4 @
7 U9 O) w' _# B7 J4 c$ ~0 {) J39、什么是走线的拓扑架构?
3 N7 @2 J3 P( C* Y9 g$ [Topology,有的也叫 routing order.对于多端口连接的网络的布线次序。, |2 O& Y3 P7 H q* v
1 g/ j; c" L) a0 j2 {' ~
2 y4 w; u6 c4 y/ Z$ d' f/ z9 J4 R7 C/ f! r' T! B) K: K" o! @" k- e
40、怎样调整走线的拓扑架构来提高信号的完整性?
6 M+ c% n6 U: W# M0 k这种网络信号方向比较复杂,因为对单向,双向信号,不同电平种类信号,拓朴影响都不一样,很难说哪种拓朴对信号质量有利。而且作前仿真时,采用何种拓朴对工程师要求很高,要求对电路原理,信号类型,甚至布线难度等都要了解。( ~; I, u3 _, a. ~8 K5 R% S
1 |/ U( n s9 J- }6 n+ l- ?0 s8 I. J* k7 {$ r
41、怎样通过安排叠层来减少 EMI 问题?
) Z% @- [& k9 M5 I首先,EMI 要从系统考虑,单凭 PCB 无法解决问题。层迭对 EMI 来讲,我认为主要是提供信号最短回流路径,减小耦合面积,抑制差模干扰。另外地层与电源层紧耦合,适当比电源层外延,对抑制共模干扰有好处。
: a ~1 W3 t% ?
2 E* `' `0 ^- c. G( W+ \) _; m, U9 L0 l t) q! W* `5 O
42、为何要铺铜?" b5 G- u! s% R& i1 F) ?) E) d7 k" m" T9 T" n
一般铺铜有几个方面原因。1,EMC.对于大面积的地或电源铺铜,会起到屏蔽作用,有些特殊地,如 PGND 起到防护作用。2,PCB 工艺要求。一般为了保证电镀效果,或者层压不变形,对于布线较少的PCB 板层铺铜。3,信号完整性要求,给高频数字信号一个完整的回流路径,并减少直流网络的布线。当然还有散热,特殊器件安装要求铺铜等等原因。
. r* P" r; r9 }& Q5 t, M+ d2 |) X8 ^8 x+ F+ N/ J) @* ~8 e+ C/ }! X0 n9 K- C7 [% N* D# v
0 ~5 ^4 J P) c. T" O% u- t; s+ ]
43、在一个系统中,包含了DSP和 pld,请问布线时要注意哪些问题呢?- E$ q4 @3 e" m6 z$ x# v4 x( e+ Q! e; a: k4 x, M
看你的信号速率和布线长度的比值。如果信号在传输在线的时延和信号变化沿时间可比的话,就要考虑信号完整性问题。另外对于多个 DSP,时 钟,数据 信号走线拓普也会影响信号质量和时序,需要关注。/ ?& ~& B7 g: c3 e2 I6 \% B" ]& U, ~* L4 x/ F
6 l* @. R8 K, H4 c; P" }4 M5 C& _9 V Z- a3 W' p* h4 w
; @) J1 Q# j/ O$ J" L1 Z6 J1 |44、除 protel 工具布线外,还有其他好的工具吗?% C- f" i7 x3 e% l9 r
至于工具,除了 PROTEL,还有很多布线工具,如 MENTOR 的 WG2000,EN2000 系列和 powerpcb,Cadence 的 allegro,Zuken 的 cadstar,cr5000 等,各有所长。4 o5 |& ?( d% H" N
: l# X2 I- o1 c* U; K, x z# H# \) _/ a- d) u! F
* ^: P" Q. X9 K45、什么是“信号回流路径”?0 n6 D) `2 |% }% L
I( O3 C% f5 D9 R信号回流路径,即 return current。高速数字信号在传输时,信号的流向是从驱动器沿 PCB 传输线到负载,再由负载沿着地或电源通过最短路径返回驱动器端。这个在地或电源上的返回信号就称信号回流路径。Dr.Johson 在他的书中解释,高频信号传输,实际上是对传输线与直流层之间包夹的介质电容充电的过程。SI 分析的就是这个围场的电磁特性,以及他们之间的耦合。2 e0 ?2 ]# r+ ^% v6 z+ X2 C0 e
5 S) [+ ]8 B& p2 R: P) U. N) ?1 r. A j! M0 R+ k) P5 l
7 f! a) B& |/ {7 }46、如何对接插件进行SI分析?1 Y$ H' E# q1 U# [0 y
在 IBIS3.2 规范中,有关于接插件模型的描述。一般使用 EBD 模型。如果是特殊板,如背板,需要SPICE 模型。也可以使用多板仿真软件(HYPERLYNX 或 IS_multiboard),建立多板系统时,输入接插件的分布参数,一般从接插件手册中得到。当然这种方式会不够精确,但只要在可接受范围内即可。# [0 l; N% Y! ~, o3 t+ G* w( C; f3 U9 g2 u9 A
* ?. f% o! A" }0 z7 t b0 @" x
$ L' O" @ h7 m" S+ s& ^( n8 v* j% B, X( I) T8 i$ m2 w3 f& N
47、请问端接的方式有哪些?
. H1 P7 |$ v7 G- B T6 w端接(terminal),也称匹配。一般按照匹配位置分有源端匹配和终端匹配。其中源端匹配一般为电阻串联匹配,终端匹配一般为并联匹配,方式比较多,有电阻上拉,电阻下拉,戴维南匹配,AC 匹配,肖特基二极管匹配。& q6 j9 U% g9 l! F) ]" @
/ N# T, g6 M- C5 ?( l4 W- ~- |" V" X! _0 V; s' ]# h/ L9 D
2 k$ o, ]0 M+ b- I( K( F3 ?
' J- T% w9 {8 W' E1 G6 T( P, s/ J48、采用端接(匹配)的方式是由什么因素决定的?( ^0 l6 a) S W$ h3 A/ p' S
匹配采用方式一般由 BUFFER 特性,拓普情况,电平种类和判决方式来决定,也要考虑信号占空比,系统功耗等。) |/ B# c5 B2 g2 ^
' S/ y9 X5 W, P8 p1 p& o% |, _9 Z6 h# M9 d0 ]% Y0 X8 E# r4 R/ Q
- p5 O ]1 j9 B1 X+ h8 g) ~& @' d, w& j6 q
49、采用端接(匹配)的方式有什么规则?" k( |1 b4 \) d3 I$ F: I$ s
数字电路最关键的是时序问题,加匹配的目的是改善信号质量,在判决时刻得到可以确定的信号。对于电平有效信号,在保证建立、保持时间的前提下,信号质量稳定;对延有效信号,在保证信号延单调性前提下,信号变化延速度满足要求。Mentor ICX 产品教材中有关于匹配的一些资料。另外《High Speed Digital design a hand book of blackmagic》有一章专门对 terminal 的讲述,从电磁波原理上讲述匹配对信号完整性的作用,可供参考。9 M5 S$ ]8 G1 \9 u- r& n; X4 [/ P1 v$ [7 D- ^
; q- N# f1 Z8 y
" x7 {6 I, x* Z- q' n: f: X5 N' G; D/ O( w
50、能否利用器件的 IBIS 模型对器件的逻辑功能进行仿真?如果不能,那么如何进行电路的板级和系统级仿真?& i2 B5 B) c1 r, b0 g" i! r- {8 }3 d6 t! |5 Z! ]/ n- V5 s1 e! _; M
IBIS 模型是行为级模型,不能用于功能仿真。功能仿真,需要用 SPICE 模型,或者其他结构级模型。; U# b5 L7 x2 G2 G& w8 O7 _3 v1 p* G9 N& i' `$ a- F8 P6 ]
4 G) B( P; t7 q0 |2 x* w" r
* _6 A- p6 a* L% ]+ l! G/ K$ l! P7 n51、在数字和模拟并存的系统中,有 2 种处理方法,一个是数字地和模拟地分开,比如在地层,数字地是独立地一块,模拟地独立一块,单点用铜皮或 FB 磁珠连接,而电源不分开;另一种是模拟电源和数字电源分开用 FB 连接,而地是统一地地。请问李先生,这两种方法效果是否一样?; O, T0 e) J' n1 ~; x
应该说从原理上讲是一样的。因为电源和地对高频信号是等效的。
" D' u- }2 ]7 W0 k9 H3 ^( A, Y
7 s9 }: m8 k- P) o1 z" w- Z" A/ { y" h! H3 }6 W! K% R: D: A
S' j$ l) V; A$ [& N% p区分模拟和数字部分的目的是为了抗干扰,主要是数字电路对模拟电路的干扰。但是,分割可能造成信号回流路径不完整,影响数字信号的信号质量,影响系统 EMC 质量。因此,无论分割哪个平面,要看这样作,信号回流路径是否被增大,回流信号对正常工作信号干扰有多大。现在也有一些混合设计,不分电源和地,在布局时,按照数字部分、模拟部分分开布局布线,避免出现跨区信号。; Z0 S* x+ C; `3 e8 k; D
7 `8 s+ V* _5 L7 e6 I1 B' t; ?4 N4 H+ K* e! V# w$ R' `5 P* P
! L- {7 V S/ g; k
2 ?; r& X0 h0 |) [52、安规问题:FCC、EMC 的具体含义是什么?# ^5 ], r# g4 v3 h+ @3 B& g+ S$ s# Y* [
FCC: federal communication commission 美国通信委员会: s5 Z( _" }& G2 P- N: ?0 x( R3 |$ Y7 Y7 A8 q9 M0 @% \ x9 B+ W
EMC: electro megnetic compatibility 电磁兼容
, U; T. G7 [; o- ]FCC 是个标准组织,EMC 是一个标准。标准颁布都有相应的原因,标准和测试方法。2 q. F9 ?5 X. h% T! E0 }& Z2 B+ J2 O$ l {2 h
5 R4 ~* Q. ]( |; F
- H3 U9 g& m3 y. q% e) h' P1 ]' d( f' h
53、何谓差分布线?
5 L1 Q1 n) ?$ n2 ~% x2 t) I; F差分信号,有些也称差动信号,用两根完全一样,极性相反的信号传输一路数据,依靠两根信号电平差进行判决。为了保证两根信号完全一致,在布线时要保持并行,线宽、线间距保持不变。
$ L- _8 ~% x8 X% @: G b6 e' }" c* l/ f0 h6 O
; ~. G8 ?' F; [5 d7 G8 I" U8 Q" T" L# ^" m2 a6 R' B- u8 \2 k3 A: ~6 f: ~
54、PCB 仿真软件有哪些?9 n# S1 K: e4 ~( L4 ^' M# ]( b: p# F- m* Q0 ^6 q
仿 真 的种类很多, 高 速 数 字电 路 信 号 完 整 性 分 析 仿 真 分析(SI) 常 用 软 件有icx,signalvision,hyperlynx,XTK,speectraquest 等。有些也用 Hspice。0 `" n2 K0 X( g [
, P0 y( i$ L% q" y/ j3 i
7 {; P6 U* I' F+ F2 M! ~ t0 J2 Z9 T/ P9 d1 o5 B* T9 G) ] }2 c- k% K3 ?# ]8 x6 j, M
55、PCB 仿真软件是如何进行 LAYOUT 仿真的?
Y' I1 n, i9 i3 l0 T" L1 a高速数字电路中,为了提高信号质量,降低布线难度,一般采用多层板,分配专门的电源层,地层。' _) k: R+ i: b1 A2 q" a
+ `- y) \% m5 a# l# i# U% K U/ w" F i" G# T& i6 @
- Y8 T2 |6 D/ w# q! @ J6 z4 h& g/ Y: R9 Q s9 l) I
56、在布局、布线中如何处理才能保证 50M 以上信号的稳定性4 Z# P2 _' v! \- I! Z! G1 l" \- T6 F5 d* O8 @+ V2 V; S4 y: { x
高速数字信号布线,关键是减小传输线对信号质量的影响。因此,100M 以上的高速信号布局时要求信号走线尽量短。数字电路中,高速信号是用信号上升延时间来界定的。而 且 ,不 同种类的信号(如 TTL,GTL,LVTTL),确保信号质量的方法不一样。
5 ^5 s8 ]5 B3 `& ~7 k1 k& i8 f2 Y3 W7 X6 a2 J% R4 }8 w2 S' F
3 h- v" s5 U1 K1 F- v7 u: j
: U' s! T) k* N57、室外单元的射频部分,中频部分,乃至对室外单元进行监控的低频电路部分往往采用部署在同一 PCB 上,请问对这样的 PCB 在材质上有何要求?如何防止射频,中频乃至低频电路互相之间的干扰?$ D5 d4 @: I6 r( A
: W" @6 S, {+ {1 n5 `8 {$ _2 i混合电路设计是一个很大的问题。很难有一个完美的解决方案。$ [3 X) L; m: C: E$ N" A: R8 E& @
& U/ O4 J! c6 V2 q7 `4 z7 l0 L一般射频电路在系统中都作为一个独立的单板进行布局布线,甚至会有专门的屏蔽腔体。而且射频电路一般为单面或双面板,电路较为简单,所有这些都是为了减少对射频电路分布参数的影响,提高射频系统的一致性。相对于一般的 FR4 材质,射频电路板倾向与采用高Q值的基材,这种材料的介电常数比较小,传输线分布电容较小,阻抗高,信号传输时延小。在混合电路设计中,虽然射频,数字电路做在同一块 PCB 上,但一般都分成射频电路区和数字电路区,分别布局布线。之间用接地过孔带和屏蔽盒屏蔽。 `+ m5 A' @9 _
# v, B% Z1 a7 B- U# }( g7 G4 g$ Z# R0 @. r/ r4 ?0 v7 @$ b1 R+ ~" S, q. N* ~9 G% \7 h
& V1 B3 R) F6 o6 p9 U7 t. {58、对于射频部分,中频部分和低频电路部分部署在同一 PCB 上,mentor 有什么解决方案?
3 ~; V5 a+ Q/ @$ S- C2 bMentor 的板级系统设计软件,除了基本的电路设计功能外,还有专门的 RF 设计模块。在RF原理图设计模块中,提供参数化的器件模型,并且提供和 EESOFT 等射频电路分析仿真工具的双向接口;在 RF LAYOUT 模块中,提供专门用于射频电路布局布线的图案编辑功能,也有和 EESOFT 等射频电路分析仿真工具的双向接口,对于分析仿真后的结果可以反标回原理图和 PCB。同时,利用 Mentor 软件的设计管理功能,可以方便的实现设计复用,设计派生,和协同设计。大大加速混合电路设计进程。手机板是典型的混合电路设计,很多大型手机设计制造商都利用 Mentor 加安杰伦的 eesoft 作为设计平台。! u6 m& A9 }/ Y R3 G
* v8 y# ]2 S& a6 C @/ h0 L# O3 \( d4 g# R$ y7 i; p* b/ [
( o0 L7 ~ x; z7 B5 K/ k% v: ?
( C- a1 I) \6 j8 {2 s59、Mentor 的产品结构如何?: M& N; z1 f+ K! R9 `+ e
! B3 e9 \" f5 `5 Q- w. z LMentor Graphics 的 PCB 工具有 WG(原 veribest)系列和 Enterprise(boardstation)系列。0 e$ `, B1 ~$ C; V" F& R
$ E0 i& m! d; H+ e
& e3 ?1 L# J- t. B1 U$ }6 _9 v, p* B- H" X0 p$ R
8 V. h! D2 K3 u, ?60、Mentor 的 PCB 设计软件对 BGA、PGA、COB 等封装是如何支持的?7 P( R" b m3 j( N
Mentor 的 autoactive RE 由收购得来的 veribest 发展而来,是业界第一个无网格,任意角度布线器。众所周知,对于球栅数组,COB 器件,无网格,任意角度布线器是解决布通率的关键。在最新的autoactive RE 中,新增添了推挤过孔,铜箔,REROUTE 等功能,使它应用更方便。另外,他支持高速布线,包括有时延要求信号布线和差分对布线。
3 Z+ A, q" E: ?+ P, Y- Y7 Z7 w0 Q! x# J( E; x/ W* ^" v$ ^" r0 A( ?) `
5 V4 J1 r# L. h* H, M& I+ Z/ Z: ?( D0 k% b3 g# U/ ` Y" L
61、Mentor 的 PCB 设计软件对差分线队的处理又如何?
2 U4 k0 C- i* JMentor 软件在定义好差分对属性后,两根差分对可以一起走线,严格保证差分对线宽,间距和长度差,遇到障碍可以自动分开,在换层时可以选择过孔方式。( k8 i& ^7 A5 Q* Z8 B W" A$ ^
) q7 H. h% L5 ^7 q) [/ H7 {7 E, j+ u- s5 a2 z3 F* E3 D3 {; d4 r
/ n- B3 a, m( M. j
# k: p5 E4 n+ c! R% ^+ K' ~4 Y6 h62、在一块 12 层 PCb 板上,有三个电源层 2.2v,3.3v,5v,将三个电源各作在一层,地线该如何处理?$ _- P1 p8 C1 @# A
一般说来,三个电源分别做在三层,对信号质量比较好。因为不大可能出现信号跨平面层分割现象。跨分割是影响信号质量很关键的一个因素,而仿真软件一般都忽略了它。对于电源层和地层,对高频信号来说都是等效的。在实 际 中,除了考虑信号质量外,电 源 平 面 耦 合 ( 利 用相邻地平面降低电源平面交流阻抗),层迭对称,都是需要考虑的因素。+ I' V. ^! w- z& D$ U6 S6 ^
9 G& w7 b* i; g/ N: P$ V9 w; R1 D% o2 G
% W( D/ k7 {2 D4 u6 L63、PCB 在出厂时如何检查是否达到了设计工艺要求?! D4 b+ ~6 O7 A
' q7 V7 V9 y% P+ h/ A& v很多 PCB 厂家在 PCB 加工完成出厂前,都要经过加电的网络通断测试,以确保所有联线正确。同时,越来越多的厂家也采用 x 光测试,检查蚀刻或层压时的一些故障。对于贴片加工后的成品板,一般采用 ICT测试检查,这需要在 PCB 设计时添加 ICT 测试点。如果出现问题,也可以通过一种特殊的 X 光检查设备排除是否加工原因造成故障。
, N* F) I! ^- i" r. Q5 V( D+ K: d9 W# f3 r5 O5 L( P- R1 M% }) z( m! E4 {/ f& D8 p
6 b* @) D1 Z' E9 [! _% y" C; ]/ r5 d" p( L& Z; s
64、“机构的防护”是不是机壳的防护?
6 I; |/ F: v6 ]) p是的。机壳要尽量严密,少用或不用导电材料,尽可能接地。
2 x, c0 _" H+ x6 n) [: r( H& S& g4 m0 h, t$ i+ P" h, ~4 Y
+ M0 p d7 J. h4 A. q( g$ L65、在芯片选择的时候是否也需要考虑芯片本身的 ESD 问题?0 j: o8 L! V# W* H" a( r. N
不论是双层板还是多层板,都应尽量增大地的面积。在选择芯片时要考虑芯片本身的 ESD 特性,这些在芯片说明中一般都有提到,而且即使不同厂家的同一种芯片性能也会有所不同。设计时多加注意,考虑的全面一点,做出电路板的性能也会得到一定的保证。但 ESD 的问题仍然可能出现,因此机构的防护对ESD 的防护也是相当重要的。( V; P) X; _) J: d7 h5 Z J* O
6 I `2 d: T- |: N/ `4 ^
0 y+ s+ w. j1 Y6 {) c
66、在做 pcb 板的时候,为了减小干扰,地线是否应该构成闭和形式?+ `% H& h3 y4 P$ ^, e, z; y* }
在做 PCB 板的时候,一般来讲都要减小回路面积,以便减少干扰,布地线的时候,也不应布成闭合形式,而是布成树枝状较好,还有就是要尽可能增大地的面积。3 X+ e% N" u; l, _0 S$ F
2 g$ ^0 w; b& N1 u6 v& E) k) i8 L! u2 R& x
+ T; N$ e- k. z: J: \67、如果仿真器用一个电源,pcb 板用一个电源,这两个电源的地是否应该连在一起?) Q4 w9 I/ p0 N5 @
2 I ]5 g6 v! `, A. v5 I1 P: t如果可以采用分离电源当然较好,因为如此电源间不易产生干扰,但大部分设备是有具体要求的。既然仿真器和 PCB 板用的是两个电源,按我的想法是不该将其共地的。( J1 f& g* P" D) S& b6 s. E( @ d ~* Z% p9 m
. ?9 `7 o8 V; Y2 F) q
3 a/ |8 X9 X) B& N/ S1 _& e
68、一个电路由几块 pcb 板构成,他们是否应该共地?; U/ _- C4 e4 A! x- }# ^ I; F% |+ S7 U9 |6 j
一个电路由几块 PCB 构成,多半是要求共地的,因为在一个电路中用几个电源毕竟是不太实际的。但如果你有具体的条件,可以用不同电源当然干扰会小些。
* X; D) R* A' k* I2 [$ O) ?. }) z" k+ I9 p G: b; e; Z0 @; k
, @0 f$ Q$ a5 \8 H
69、设计一个手持产品,带 LCD,外壳为金属。测试 ESD 时,无法通过 ICE-1000-4-2 的测试,CONTACT 只能通过 1100V,AIR 可以通过 6000V。ESD 耦合测试时,水平只能可以通过 3000V,垂直可以通过 4000V 测试。CPU 主频为 33MHZ。有什么方法可以通过 ESD 测试?* h9 A* w! q" a$ y
手持产品又是金属外壳,ESD 的问题一定比较明显,LCD 也恐怕会出现较多的不良现象。如果没办法改变现有的金属材质,则建议在机构内部加上防电材料,加强 PCB 的地,同时想办法让 LCD 接地。当然,如何操作要看具体情况。3 b# ?) ]7 h6 {6 p! l* b
7 O- D$ ?/ m. X- ~# O' x) _/ F
# e0 ]0 q" B8 [9 r- e70、设计一个含有 DSP,PLD 的系统,该从那些方面考虑 ESD?0 d$ z! E' p' P8 \$ w
: g, B2 H& {6 n; T就一般的系统来讲,主要应考虑人体直接接触的部分,在电路上以及机构上进行适当的保护。至于ESD 会对系统造成多大的影响,那还要依不同情况而定。干燥的环境下,ESD 现象会比较严重,较敏感精细的系统,ESD 的影响也会相对明显。虽然大的系统有时 ESD 影响并不明显,但设计时还是要多加注意,尽量防患于未然。9 D% p ~; s. D1 g6 ]* @1 e$ c! r
|
|