找回密码
 注册
关于网站域名变更的通知
查看: 213|回复: 3
打印 上一主题 下一主题

加上拉电阻后,TTL可驱动CMOS.上拉电阻用途?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2023-2-3 09:58 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
加上拉电阻后,TTL可驱动CMOS.上拉电阻用途?: g- ?! L% j- {+ j$ m

该用户从未签到

2#
发表于 2023-2-3 10:45 | 只看该作者
当TTL电路驱动CMOS电路时,如果TTL电路输出的高电平低于CMOS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。

该用户从未签到

3#
发表于 2023-2-3 11:15 | 只看该作者
OC门电路必须加上拉电阻,以提高输出的高电平值。为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。

该用户从未签到

4#
发表于 2023-2-3 13:19 | 只看该作者
在CMOS芯片上,为了放置精电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。(FPGA上通常接下拉电阻,降低功耗)
( g; \: z" M  ~! y) h/ T芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。3 _5 Z) G9 x5 _# C* o, J$ x% t, P  V! p
从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。5 s+ q$ p/ v" C* g7 Y7 A* d
从确保足够的驱动电流考虑应当足够小;电阻小,电流大。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-20 04:56 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表