找回密码
 注册
关于网站域名变更的通知
查看: 331|回复: 4
打印 上一主题 下一主题

如何实现CPLD与FPGA之间的通信?

[复制链接]
  • TA的每日心情
    开心
    2022-1-29 15:04
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2023-1-12 13:52 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    我现在想写一个程序,实现的功能主要是,FPGA里产生一个伪随机序列,然后在fpga内部两个不同的地方进行相同的加密运算,得到相同结果,然后把这两个算出来的结果同时传给cpld,在cpld内部进行比较,如果相同,让cpld在回传给fpga一个信号,然后fpga再开始运行下一步的程序,我现在不知道二者之间怎样通信,还有就是怎样判断按位比较后结果是否相同,菜鸟求助!我使用的是xilin ml507开发板,用ise仿真测试,求verilog 代码!9 |: |) U+ w; w, R0 K: D! j& n

    该用户从未签到

    2#
    发表于 2023-1-12 14:44 | 只看该作者
    我知道DSP可以通过xintf总线,与cpld或者fpga进行通信。
  • TA的每日心情
    开心
    2022-1-29 15:03
  • 签到天数: 2 天

    [LV.1]初来乍到

    3#
    发表于 2023-1-12 14:49 | 只看该作者
    给个建议,FPGA与CPLD加一个同步信号,FPGA发送该信号,CPLD接收,在该同步信号的上升沿,CPLD从FPGA的输出信号读入两个信号。
  • TA的每日心情
    开心
    2022-1-29 15:03
  • 签到天数: 1 天

    [LV.1]初来乍到

    4#
    发表于 2023-1-12 15:00 | 只看该作者
    这个方案多了,两个芯片之间有并行连线,就时钟数据一起发送过去就行了

    该用户从未签到

    5#
    发表于 2023-1-12 15:12 | 只看该作者
    cpld和fpga引脚直连就可以,电平应该是可以兼容的。我的想法是:cpld你当成个存储器用,fpga控制cpld就相当于控制一个存储器,判断比较是否相同的话,如果提前已经知道所传数据,你可以让cpla预先存进去,然后比较,相同的话,给fpga一个电平变化,如果不知道所要传过来的数据,那我就不太了解了
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-19 21:29 , Processed in 0.109375 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表