|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
今天收拾电路板,发现一块集成MOSFET的Buck电源的Demo板,虽然电路很简单,但是布局颇有教科书的意味。 y! Y/ F$ {/ T# V: p
: _' a9 @4 ]1 z8 n! R
在电路设计的时候,这个2A~10A这个范围内的DCDC一般都采用这种电源解决方案。所以分享一下这个电路的设计要点:- \4 Y# O0 `# ^" ~ s
; e$ w5 |' }0 p9 W8 a1、Phase平面9 a) L2 ?9 x# h2 l# `$ O; ~0 R
+ Q! B7 |! \4 E' j/ i2 H; j" J% ]( R Q
Phase平面,即电感与电源IC链接的平面,是最脏的信号(大电流、高电压跳变、强干扰);满足通流的情况下面积尽可能的小,减小其对外界的干扰和辐射。
/ m; g3 ^6 v- G" X( k2、环路补偿等小信号; Y1 ?' _* d& ^! T2 f+ T8 ?& s( H4 P; s4 z) N
" R: E( |1 ^0 ]/ C环路补偿等小电流信号,电路的环路尽可能的小,通过减小面积,减小外部干扰的磁通量,减小受干扰的程度,保证信号的稳定性和信噪比。
/ p3 y. I% _: x+ Q8 {' t0 S# ]4 e5 \' D1 m8 J, K
9 S8 V1 G N; f# q* z; q# Z) ^3 F& g g; c- G
$ `# W" b; D8 p q3 t2 q/ j, j总结:强干扰信号(Phase平面)好比厕所、小信号电路(环路补偿)比作厨房。% l) ]! d5 n# s" x. B, ^ m
% U9 o' X' E1 {1 ?我们在PCB设计的时候,原则就是要保护好厨房,防止厕所干扰过来;电源设计如此,其他的电路设计也是如此。
$ @0 T6 ^6 ?' H6 l4 I, \% F0 e' x+ @2 s3 a% a
/ C( w4 ^; ?8 j+ b这款芯片,曾经碰过一个案例,由于芯片设计时,把EN管脚与Phase管教靠近放置;EN非常容易受到Phase的干扰,在EN上能够测试出开关频率的噪声。PCB设计的时候,需要减少这两个信号的平行走线,尽可能的增大间距,否则概率性发生EN被干扰,导致电源勿关断。(好比厕所的味道窜到厨房的感觉)。' L" x' A8 n V# r3 p
同时,我们也可以在EN管脚上面下拉电容到低,进行滤波。
/ _0 b4 w' w6 P/ U1 j* O |
|