找回密码
 注册
关于网站域名变更的通知
查看: 260|回复: 3
打印 上一主题 下一主题

问个FPGA时钟频率的问题。

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2022-11-28 10:13 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我想要一个1MHZ的时钟,只有通过将外部20MHZ时钟转化成1MHZ,我目前打算用软件(verilog)来实现,能实现吗?对设计有什么影响和还有什么注意的地方吗?
3 H9 H& r  J7 |5 }  m: O
  • TA的每日心情
    开心
    2022-1-29 15:04
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2022-11-28 11:10 | 只看该作者
    您可以用VERILOG描述一个计数器来分频实现的。不过会有一些JITTER。一般不推荐,但您的频率低,是可以这样的。4 w! w5 p1 y3 m4 C7 X) S
    亦可以直接调用FPGA内部的PLL 或者DLL来实现的。这样时钟质量会更好一些。
  • TA的每日心情
    开心
    2022-1-29 15:03
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
    发表于 2022-11-28 13:19 | 只看该作者
    外部时钟从FPGA的PLL时钟脚引入,然后接入通过逻辑编写20分频模块的输入端,将分频模块的输出端引出,就可以实现1MHz的时钟输出。
  • TA的每日心情
    开心
    2022-1-29 15:03
  • 签到天数: 1 天

    [LV.1]初来乍到

    4#
    发表于 2022-11-28 13:29 | 只看该作者
    从普通的管脚引入,然后从时钟引脚输出。所谓的PLL引脚,需要看具体的FPGA型号而定。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-20 16:03 , Processed in 0.109375 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表