找回密码
 注册
关于网站域名变更的通知
查看: 161|回复: 3
打印 上一主题 下一主题

基于FPGA/CPLD的SD读写

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2022-9-28 11:04 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
有谁做过通过FPGA/cpld读写SD卡啊?我看了很多资料也还是头绪很乱,有人帮忙吗?我用verilog的. |; U6 N- v8 s$ t

该用户从未签到

2#
发表于 2022-9-28 13:06 | 只看该作者
要先把SD卡读写的时序搞清楚吧. 还要有过硬的电路设计编写能力吧.. L8 T- m/ F. X( n; Q* k1 ]  O
FPGA读写sdram的实例比较多,sd卡的我也不了解.% o4 ^. g4 O. |3 r

该用户从未签到

3#
发表于 2022-9-28 14:07 | 只看该作者
在SD卡数据读写速度要求不高的情况下,选用SPI通信模式可以说是一种最佳的解决方案。因为在SPI模式下,通过四条线就可以完成所有的数据交换。
6 b* e: i# \1 g) Q0 K6 z

该用户从未签到

4#
发表于 2022-9-28 14:49 | 只看该作者
SD卡的协议是一种简单的命令/响应的协议
. r: L7 q! T; l( r  v
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-5 23:21 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表