找回密码
 注册
关于网站域名变更的通知
查看: 746|回复: 17
打印 上一主题 下一主题

光耦的二极管为什么并一个电阻?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2022-9-22 11:04 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 VIC56 于 2022-9-26 16:17 编辑
: K+ u) {' n2 {2 u5 o1 r: A/ J
1 U2 Z$ e3 f0 q, q/ c! b6 \为什么在光耦的前面并一个10K的电阻,有什么作用吗?个人感觉没必要。SW直接连接单片机的PC7引脚。) @7 Q4 g( E( V. v3 W
0 o* F6 J8 E4 G) P
: F' O! v7 D/ r4 Y/ u! h% `1 c2 [- d' ^
' q7 j/ V( |9 q( I* w1 H' `' `
  • TA的每日心情
    无聊
    2023-7-28 15:06
  • 签到天数: 143 天

    [LV.7]常住居民III

    推荐
    发表于 2022-11-7 15:16 | 只看该作者
    hellozh 发表于 2022-9-23 08:543 U' P: L4 J: u  x( Z
    这主要考虑驱动能力吧?
    $ c/ V  Q; g3 \6 a! q: J
    IO口的驱动能力在20-25ma左右,光耦一般用来信号隔离0 H0 t, q5 z2 R

    该用户从未签到

    推荐
    发表于 2022-9-22 15:52 | 只看该作者
    一般不会像电路图这样接,大部分是电源+5v--限流电阻--光耦二极管--单片机IO口,这种接法貌似是STC单片机为了消除上电瞬间IO口输出高电平接法。

    该用户从未签到

    3#
    发表于 2022-9-22 12:53 | 只看该作者
    保护,光耦,二极管的
  • TA的每日心情
    开心
    2024-4-29 15:07
  • 签到天数: 466 天

    [LV.9]以坛为家II

    4#
    发表于 2022-9-22 13:07 | 只看该作者
    :hug::hug:

    该用户从未签到

    5#
    发表于 2022-9-22 14:34 | 只看该作者
    这个就是STM32单片机接口,直接用单片机为光耦供电
  • TA的每日心情
    无聊
    2023-7-28 15:06
  • 签到天数: 143 天

    [LV.7]常住居民III

    6#
    发表于 2022-9-22 15:48 | 只看该作者
    一般不会使用单片机IO驱动负载,会使用IO拉低来驱动光耦

    点评

    这主要考虑驱动能力吧?  详情 回复 发表于 2022-9-23 08:54
  • TA的每日心情
    擦汗
    2025-9-4 15:01
  • 签到天数: 635 天

    [LV.9]以坛为家II

    8#
    发表于 2022-9-23 08:52 | 只看该作者
    0 o2 i6 R' h4 I+ T. h* W4 j
    保护,光耦,二极管的

    该用户从未签到

    9#
    发表于 2022-9-23 08:54 | 只看该作者
    Tomma 发表于 2022-9-22 15:48
    # }6 Q  J0 F3 ~% w一般不会使用单片机IO驱动负载,会使用IO拉低来驱动光耦
    9 ~3 \1 N4 U% H7 F
    这主要考虑驱动能力吧?
    7 e8 n2 `0 m& Q& F+ T5 S$ j

    点评

    IO口的驱动能力在20-25ma左右,光耦一般用来信号隔离  详情 回复 发表于 2022-11-7 15:16
  • TA的每日心情
    开心
    2022-11-17 15:08
  • 签到天数: 20 天

    [LV.4]偶尔看看III

    10#
    发表于 2022-9-23 09:22 | 只看该作者
    保护,增加光耦内部二极管导通的条件,防止误导通

    该用户从未签到

    11#
    发表于 2022-9-23 14:42 | 只看该作者
    无所谓的~~就是想放
  • TA的每日心情
    无聊
    2023-3-28 15:25
  • 签到天数: 74 天

    [LV.6]常住居民II

    12#
    发表于 2022-9-25 16:16 | 只看该作者
    这个可以参考三极管的基极下拉电阻,
  • TA的每日心情

    2023-11-9 15:40
  • 签到天数: 38 天

    [LV.5]常住居民I

    13#
    发表于 2022-9-26 13:53 | 只看该作者
    dddddddddddddd

    该用户从未签到

    14#
    发表于 2022-9-26 17:06 | 只看该作者
    这是为了防止电路误动作,用于PC7引脚在无输出时,保持稳定的低电平用的

    该用户从未签到

    15#
    发表于 2022-9-26 17:17 | 只看该作者
    看到这个10K,我就觉得是下拉电阻 ,和光耦电路没关系。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-9-19 17:37 , Processed in 0.171875 second(s), 33 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表