找回密码
 注册
关于网站域名变更的通知
查看: 3525|回复: 1
打印 上一主题 下一主题

Synplicity Synplify 9.0.2 (跑在win平台被广泛使用的综合工具)

[复制链接]
  • TA的每日心情
    擦汗
    2020-1-14 15:59
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2008-6-25 17:24 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    Synplify Premier v9.0.2 半导体设计及验证软件供应商Synplicity公司近日对其可编程逻辑器件(PLD)综合软件Synplify 8.9进行了改进。Synplify 软件支持Verilog标准以及新器件及新操作系统(OS)。最新版本的Synplify Pro软件提高了若干项QoR(最终结果质量),以及增效定时引擎及自动寄存器重新定时功能的增强,能够提高设计人员的产出率,并且性能更佳。
    " x: {0 [( K9 B" T! A" w% p业界领先的基于FPGA的ASIC原型验证综合工具,通过提供诸如团队设计、自动re-timing、快速的编译以及额外的特性来优化设计结果。除了具有B.E.S.T.引擎外,Synplify pro又加入了D.S.T.(Direct Synthesis Technology),SCOPE(Synthesis Constraint Optimization Environment),STAMP和多点优化等技术来满足设计者的需求。Synplify pro提供了和布局布线工具之间的native-link接口来完成Push-Button的流程,使用户只需要点击就可以完成所有的综合和布局布线的工作。基于Synplicety公司的B.E.S.T.引擎,Synplify Pro可以轻松综合数百万门的设计而不需要分割。+ Q. s8 u- _& }9 o2 V
    Synplify Premier & Synplify Premier withDP软件的推出,进一步巩固了Synplicity在FPGA综合领域的地位。Premier不仅继承了Synplify Pro的全部功能,更加入了众多强大的FPGA综合选项,可以轻松应对复杂的高端FPGA设计和单芯片ASIC 原型验证。
    / d9 `+ U# n( N$ r# k# x! l* o* g. G! D; }9 D% U
    物理综合方面,Premier已经为全球范围内几十家客户成功解决了时序逼近的问题。Synplicity创新的Graph-based的物理综合方法可以为 FPGA 布线使用的走线、开关和布局点创建详细的布线资源图形。有了这样的图形,优化和布局就能围绕线延时和实际可用的资源而不仅仅是距离来展开。布局、布线和优化将在一个步骤中同时完成,如此一来,反复的综合过程都能在工具内部自行完成,从而达到真正的时序收敛。
    . b- J4 s% ?$ H/ W- c另外,Synplify Premier整合了一些特有的功能,方便用户使用单颗FPGA进行ASIC原型验证设计。这些特有的功能包括:全面兼容ASIC代码;支持Gated Clock的转换;支持Design Ware的转换。同时,因为Premier整合了在线调试工具Identify,极大的方便了用户进行软硬件协同仿真,确保设计一次成功,从而大大缩短了整个软硬件开发和调试的周期,并能提供更快的timing-closure和提升整体时序表现。
    ' u& i9 f* w- z1 s! ZSynplify 详细功能描述& N) ?3 g" u. k6 b$ O8 [: k

    & w9 U5 t& b& t& H: ^/ w* L- D2 w   ◇ 提供优于传统综合技术的快速的全局编译和综合优化,针对算术模块和数据路径的高性能和高面积利用率的优化;
    : R3 I* ?$ H$ Y# `) t) e* w9 T" C6 N5 K# f; z
       ◇ 提供对设计约束的全面控制,智能化人机界面,提高设计效率,结合具体器件结构,提供最佳性能;+ E+ _3 v6 b' ~6 }, ~, x1 C7 z

    ' X" i. [, ~' `$ ~   ◇ 提供自动的RAM例化过程,提供自动时钟控制和同步/异步清零寄存器结构,自动识别FSM和选择编码方式以达到最佳性能,提供针对FSM的快速的调试和观察工具,自动进行流水处理,以提高电路性能;
    1 h6 _3 E. l( L
    0 W+ r- j( |% w/ v4 s   ◇ 在不改变原代码的情况下,提供内部线网到外部测试管脚的能力,在源代码、RTL视图和Log文件之间的交互标识能力;$ h: ?: |# y2 F, o  W  O3 @
    + q! r. `6 I" c
       ◇ 集成化、图形化的分析和调试关键路径的环境;& f) r: w8 {' t# [% K5 h
    - A& t! \  O) M. ^, u
       ◇ 支持黑盒子的时序以及管脚信息,支持同时实现多个应用,通过设计划分支持Xilinx模块化设计;* Y( Z. l5 G1 A% G

    2 d4 N9 g9 s* A& b( q, i   ◇ 自动对组合逻辑进行寄存器平衡以提高性能,支持智能化的增量综合。
    ( C  m9 ^, d0 m6 D0 T0 ]Synplify & Synplify Premier v9.1
    & D; P8 ^, _  ]. w  a5 W9 |) P4 L& U' d) K1 H' G% o6 B4 y; M8 I
    Synplicity(Sunnyvale,Calif.)是全球领先的EDA工具的供应商。公司成立于1994年,总部坐落于美国加州,全球拥有超过300名员工,并在30多个国家和地区设立了销售机构与研发中心。 Synplicity的工具涵盖了可编成逻辑器件(FPGAs、PLDs和cplds)的综合,验证,调试和物理综合等领域。公司的宗旨是为系统设计和IC硬件设计工程师提供优秀的解决方案,同时通过创新科技,满足客户最佳结果和最优生产力的需求。

    该用户从未签到

    2#
    发表于 2008-9-22 09:20 | 只看该作者

    请问版主!

    有这个版本的可用破解吗?急需!
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-18 06:05 , Processed in 0.125000 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表